电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC487M000DG

产品描述CMOS/TTL Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC487M000DG概述

CMOS/TTL Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC487M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率487 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
控制级设计在智能工厂自动化系统中所面临的挑战
针对工业4.0的工厂自动化系统通常主要包括三个层级的设备,用于驱动实时通信和控制: 在现场层级,I/O模块、制动器和驱动器负责工厂内的物理运作; 在控制层级,可编程逻辑控制器(PLC)或计 ......
maylove DSP 与 ARM 处理器
uwb有哪几种定位方式?
uwb有哪几种定位方式? 1、TOF定位   TOF定位应用的主要原理是测距,标签和每个需要定位的基站发起测距,然后再进行整个定位工作。一维模式下需要一个基站;二维模式下,需要至少三个或 ......
兰博 无线连接
keil调试方面的资料
keil调试方面的资料...
maker FPGA/CPLD
发现个工具!不错!可以测试AD9834做参考!
交互式设计工具:直接数字频率合成器:AD9834设备配置助理 http://designtools.analog.com/dt/ad98334/ad9834.html...
蓝雨夜 ADI 工业技术
在NPN三极管中,基极的电流只有由发射极扩散到基极的电子和基极的空穴复合产生的吗
在NPN三极管中,基极的电流只有由发射极扩散到基极的电子和基极的空穴复合产生的吗 ...
六耳先生 模拟电子
STM32F103ZET6+K9f1G08+FATFS调试之不解
在调试的时候发现 程序经常跑进 HardFaultException() {while(1);} 这个函数里头! 因为K9f1G08是大页的nand 所以定义的缓冲区一个接受一个发送都是2k! 后来我将缓冲区的定义放到 fs的测 ......
xieyongchr stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 237  775  708  2214  453  5  16  15  45  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved