电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC621M000DG

产品描述CMOS/TTL Output Clock Oscillator, 621MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC621M000DG概述

CMOS/TTL Output Clock Oscillator, 621MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC621M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率621 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教LM4F120XL LAUNCHPAD使用ROM_前缀和不使用ROM_前缀SysCtlDelay延时不一致的问题
请教一个问题: ROM_SysCtlDelay(SysCtlClockGet()/3); 和SysCtlDelay(SysCtlClockGet()/3); 是不是同样延时1秒? 我在LM4F120XL LAUNCHPAD上实际的实验结果是 ROM_SysCtlDelay(SysCtl ......
cn_x 微控制器 MCU
四旋翼稳定控制算法及其一致性编队控制的研究
四旋翼稳定控制算法及其一致性编队控制的研究 ...
树袋大熊 电子竞赛
基于51单片机设计的数字钟
基于51单片机设计的数字钟 一:效果图如下 8位LED数码管显示,P3.7做时钟调节,P3.6做分钟调节,P3.5做秒钟调节; 二:原理图如下 //源程序代码如下 #include<regx51.h> // 包 ......
liubolz2011 51单片机
DSP学习进阶
学习TI的各种DSP,本着循序渐进的原则,可以分为多个层次。根据我多年开发DSP的经验,在这里总结一下各个层次的进阶: 1、DSP2000(除了2812): 进阶:标准C -> C和汇编混合编程 说明: ......
fsfisofis DSP 与 ARM 处理器
请问什么是SD采集器,什么是数控管显示。
请问什么是SD采集器,什么是数控管显示。...
SDFSADFSAD 嵌入式系统
接ups后,部分设备不工作的问题
家里有一台ups,刚换的电池,打算搭配鱼缸用来无间断供氧。接市电时一切正常,但ups供电时2个制氧机都不工作,景观灯却正常工作。求解是什么原因?制氧机功率不大,就6w左右。 ...
hn200918 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1157  2762  977  564  1872  7  28  29  44  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved