电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC1093M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1093MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC1093M00DG概述

CMOS/TTL Output Clock Oscillator, 1093MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC1093M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1093 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这里远比纷繁的现实世界要好(对EEWORLD的感觉)
这里远比纷繁的现实世界要好(感谢EEWORLD) 呵呵,被批评了,我承认错误哦。 老实说,来EEWORLD,图的不只是资料多。更不是单纯为了奖品。就是有一种总是要来EEWORLD的心情,感觉过 ......
tiankai001 聊聊、笑笑、闹闹
【原创】请教关于MSP430F21X1在低温下功耗大的问题???
各位高手们: 小弟最近在使用MSP430F21X1单片机,最近遇到一个非常让我头痛的问题,希望大家不惜赐教! 程序描述: MSP430F21X1进入LPM3模式,定时器时钟切换为外部时钟,定时器 ......
zl0801 微控制器 MCU
集成电路设计与硅设计链概述
集成电路设计与硅设计链概述...
feifei 测试/测量
看穷忙族有感,这就是我们的明天么?
今天闲逛,在网上看到的这个图片,也许坛子里有人放过,但也顾不得了,因为它可以引出我接下来要谈的话题: 32224 最近一周,是出奇的忙,再加上之前穷忙族的测试,80%和自己都相似,于 ......
绿茶 工作这点儿事
LoRa到底怎么了?
好久没有听到LoRa的消息了。正当人们有点遗忘它的时候,来自工信部的一则公告,再次把它推向了风口浪尖。   事情是这样的:   几天前,2019年11月28日,工信部发布第52号公告。公告的 ......
火辣西米秀 无线连接
软件测试经典资料大推荐(十)---软件调试修炼之道
本帖最后由 tiankai001 于 2015-5-5 21:32 编辑 软件测试经典资料大推荐(十)---软件调试修炼之道 程序员之间流传着这样一句顺口溜:有人喜欢创造世界,他们做了开发者;有的人喜欢开 ......
tiankai001 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 452  2758  2108  2472  2753  21  56  42  4  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved