电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB786M000BGR

产品描述LVPECL Output Clock Oscillator, 786MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB786M000BGR概述

LVPECL Output Clock Oscillator, 786MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB786M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率786 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
工资怎么算才是高的。
年薪,月薪?包吃?包住?补助? 这些杂七杂八的东西,怎么算才是工资高的。 比如一月5千,没有加班费。包吃,不包住。每个季度有奖金为几百元。 另一个一月3千,有加班费,一小时五元,不包 ......
sadlife1000 聊聊、笑笑、闹闹
安全应急灯
:loveliness:...
shenjimin DIY/开源硬件专区
DSP硬件设计的一些注意事项
时钟电路选择原则 1,系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片; 2,单一时钟信号时,选择晶体时钟电路; 3,多个同频时钟信号时,选择晶振; 4,尽量使用DSP片内的PLL,降低片外时钟 ......
灞波儿奔 微控制器 MCU
STM32中断优先级别组以前我总是不太理解这张表,现在总算理解了,希望高手们确认一下
以前我总对下面的表,表示难以理解,今天我自觉得总算理解通了. 这张表应该横着看.如果说是设置成组0,那么最多优先级别是16级这很好理解,全部是副的,占的没有.之前我也能理解. 如果是组一呢,总 ......
yuke30 stm32/stm8
有谁在WINCE5.0下使用PPPOE时,遇到访问集中器无响应 这个问题的?
我初步判定是PPPOE.LIB实现的不够灵活,SERVICE-NAME的顺序以及AC-NAME的长度等等,都会导致WINCE 的PPPOE协议栈无响应。 我看了一下PPPOE.LIB是2004-7-1,不知道有没有补丁更新?我的都打到20 ......
longyiquan 嵌入式系统
MPU6050匿名上位机求代码
想要学习上位机,手头正好有MPU6050,有MPU6050匿名上位机程序的亲能给发一份么。一起学习一起交流,谢谢!823792590@qq.com找过其他论坛,但是没有权限评论。 ...
wsyyj 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1504  549  2571  2227  656  45  48  52  37  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved