电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1061M00BG

产品描述LVPECL Output Clock Oscillator, 1061MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA1061M00BG概述

LVPECL Output Clock Oscillator, 1061MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1061M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1061 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
从几个案例学会做好安防系统浪涌全面防护问题
安防系统的介绍 安防系统是以维护公共安全为目的,运用相关产品所构成的电子系统或者网络。主要由五种系统构成,一种是视频监控系统,第二是防盗报警系统,第三是门禁对讲系统,第四个是巡更系 ......
qwqwqw2088 模拟与混合信号
能用SPI转成TTL串口输入输出吗
AM335X需要TTL串口与GPRS模块通讯,但是所有的串口都已经有用了,能用SPI转成TTL串口输入输出吗? 或者用IO模拟,有SPI接口的GPRS模块推荐码? ...
yingsheng DSP 与 ARM 处理器
LM3S818的串口接收
当串口的接收数据长度等于FIFO的触发深度时,怎么知道接收结束了?...
淮海的大学 微控制器 MCU
【平头哥RVB2601创意应用开发】一智能开关
本帖最后由 yangxz 于 2022-5-9 14:37 编辑 【平头哥RVB2601创意应用开发】+智能开关 项目背景(100-200字) 在智能家居应用广泛应用的今天,智能家居是高科技光速发展的 ......
yangxz 玄铁RISC-V活动专区
请教关于pic32mz0512eff064单片机ADC问题
RB4,RB3,RB2设置成口设置了模拟输入,通道也选择了AN4,AN3,AN2,触发信号是全局软件边沿触发,ADC功能也开启了,但数据一直没有。下面是一些设置和寄存器状态,调试时程序会死在PLB_ADCHS_Analog ......
Snail936 Microchip MCU
PADS各层的用途和作用
PADS各层的用途和作用--夜猫PCB工作室 TOP 顶层 走线和放元器件BOTTOM 底层 走线和放元器件LAYER-3至LAYER-120 普通层 可以走线,但不可放元器件。不需要那么多层时 也可以用来做一些gerber标 ......
毛承玲 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2735  1863  2881  2248  946  43  24  17  21  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved