电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC1397M00DGR

产品描述LVDS Output Clock Oscillator, 1397MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FC1397M00DGR概述

LVDS Output Clock Oscillator, 1397MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC1397M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1397 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问:若程序存储器或数据存储器不够,STM32?
请问:若程序存储器或数据存储器不够,STM32是否可以通过总线扩展程序或数据存储器?...
happyrun stm32/stm8
TI TMS320C6678 评估模块
TMS320C6678 Lite 评估模块 504356 TMS320C6678 Lite 评估模块 (EVM) 是易于使用、经济高效的开发工具,可帮助开发人员迅速开始使用 C6678 或 C6674 或 C6672 多核 DSP 进行设计。EVM 包 ......
灞波儿奔 DSP 与 ARM 处理器
稳压二极管输出电压偏低
620436 Z1 用的是安森美的 MMSZ5231BT1G 。之前C12这边电压大概4.6V左右,现在只有4.4V左右。偏低就启动电池,功耗大,没办法出厂使用! 电压是通过调整R24电阻阻值来调节的,换一个新的物料 ......
MMSZ5231BT1G 模拟电子
Openwrt webif 开源路由器控制页面开发(基于shell脚本的CGI)
各位大侠好: 最近公司新上了项目,却人手,临时把我调去做Openwrt webif 开源路由器控制页面开发,说是基于linux的shell脚本的CGI页面开发。以前我一直做J2EE的开发工作。这个技术我自己 ......
iyj 嵌入式系统
秒懂数据中心解决方案
当今的数据中心需要处理从几百万台移动设备和构成物联网的其它物品中取得的天量数据。为使这些设施正常运行,数据中心的运营者需要先进的电路保护、传感技术和电能管理器件。 Littelfuse 在数 ......
EEWORLD社区 分立器件
收发短信的芯片 有哪些啊?
来自EEWORLD合作群:arm linux fpga 嵌入0(49900581)群主:wangkj...
无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 476  722  107  54  885  28  35  24  11  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved