电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA291M000DG

产品描述CMOS/TTL Output Clock Oscillator, 291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DA291M000DG概述

CMOS/TTL Output Clock Oscillator, 291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA291M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率291 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教TP4056的热电阻要怎么选型?
1脚是电池温度检测功能,请问这个NTC热电阻要怎么选型? 527011 ...
sky999 模拟电子
电路板一通电,电流就过大怎么回事
现在有一块新焊的电路板,上面共有6路电源,其中包括两路3.3V,每一路对地均不短路,但一通电电流就过大怎么回事...
xxhhzz PCB设计
STM32串口
STM32串口程序,串口助手怎么用的啊,需要下载吗,具体怎么用的,请前辈赐教...
qiuzhi339 stm32/stm8
FPGA图像采集显示求助
谁用fpga采集过一幅图像存入ddr,然后不停读出,在lcd上显示出静止图像呢?我现在已经存入了一幅,但是在显示的时候,图像总是不停的从左下角向右上角移动。改了好多地方,仍然得不得解决,并且 ......
jokeboy999 FPGA/CPLD
协调器和终端设备单点通信,在终端设备每隔20ms发送一次数据的情况下,协调器向终...
刚刚接触ZigBee,在学习单点通信时候,遇到几个问题。终端和协调器互发数据,定时器是500ms为间隔发送,终端发,协调器收到返回给终端。这时候双方是能收到数据的,但是定时器调成20ms时候,我 ......
chuxuezhewy 无线连接
Intel全球半导体份额创十年新高15.6%
本帖最后由 jameswangsynnex 于 2015-3-3 20:03 编辑 84382北京时间3月26日晚间消息,调研公司IHS iSuppli数据显示,受PC处理器市场需求的推动,2011年英特尔全球半导体市场份额增至15.6%,至 ......
wstt 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1727  1845  2202  2516  649  12  21  58  59  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved