电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA432M000BGR

产品描述LVPECL Output Clock Oscillator, 432MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA432M000BGR概述

LVPECL Output Clock Oscillator, 432MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA432M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率432 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
安森美半导体公司荣获英特尔首选的优秀供应商奖
安森美半导体公司荣获英特尔首选的优秀供应商奖 2004-04-26     安森美半导体公司获英特尔公司颁发首选的优秀供应商(PQS)奖,表扬其在提供对英特尔的成功不可缺的产品和服务上有 ......
fighting 模拟电子
【 信号处理】用FPGA替代DSP实现即使视频处理
随着数字融合的进一步发展,系统的设计和实现需要更大的灵活性,以解决将完全不同的标准和要求整合为同类产品时引发的诸多问题。本文介绍FPGA在视频处理中的应用,与ASSP和芯片组解决方案相比, ......
hangsky FPGA/CPLD
手机=“21世纪的香烟”?
那天吃饭时候,还在为手机装不装裤兜里辩论。结果,就发现了这个贴: 英国移动通信健康研究计划负责人,全球知名手机辐射研究专家LawrieChallis教授表示,最近几年很多研究-其中包括他自己 ......
leslie 无线连接
关于vxwork 中使用Target server问题
我想把我的工程下载到目标机上用target server 就报错 说的时连接超时 我在 WEB中把网络属性也加上了 config.h文件中也改了 两处 网络ping也ping的通 就是下载不了 小女子都弄了好久了哟 有没有 ......
liloude 嵌入式系统
ISE 10.1 ISE 11.5 ISE12.1的差别
ISE 10.1 ISE 11.5 ISE12.1的差别有哪些呢?看官方的介绍很好啊,可是实际用起来呢?想问大家高版本的ise除了期间上支持的更多,还有什么好处呢?特别是MAP和R&P呢?...
eeleader FPGA/CPLD
EEWORLD大学堂----唐老师讲运算放大器
唐老师讲运算放大器:https://training.eeworld.com.cn/course/5828唐老师讲运算放大器...
JFET 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 535  1080  983  604  2386  42  14  59  46  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved