电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA922M000DG

产品描述LVDS Output Clock Oscillator, 922MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA922M000DG概述

LVDS Output Clock Oscillator, 922MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA922M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率922 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求问大神,做了个buck电路,带载后电感出现啸叫,是什么原因
如下图,将35V降压到28V输出,加入158电压反馈过后,带载会啸叫。如果不加是正常的。不知道是什么原因 479256 ...
MartinFowler 电源技术
刚学模电,遇到问题。。。小功率硅三极管的饱和压降为什么是0.3v?有人能解释清楚吗?
模电书上都是这样定义的,三极管临界饱和时的管压降,临界饱和时Vce=Vbe,即Vbc=0,硅管区饱和压降VCES为0.3V,导通时Vbe约为0.7V,据此,临界饱和时的管压降应该为0.7V左右才说得通呀。 如果NP ......
wwwwwsltt 模拟电子
低相噪高纯谱数字捷变频合器的实现
低相噪高纯谱数字捷变频合器的实现...
fighting 模拟电子
开心点?!
本帖最后由 chuntsuan 于 2017-2-8 14:59 编辑 工作开心点 此内容由EEWORLD论坛网友chuntsuan原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
chuntsuan 工作这点儿事
STM8SMCU对周围器件的干扰
大家使用STM8S的时候有没有发现它对周围其他器件产生干扰??? 我们有个产品有收音功能,使用STM8S对比使用瑞萨MCU的收音效果,STM8S要明显差很多. 只有STM8S进入复位状态(NRST直接接地) ......
联合国 stm32/stm8
对电信说拜拜!
本人在深圳工作15年,一直是电信的忠实用户,但现在发生的一件事即将改变我:2010年7月1日装了一条电信的宽带,半年套餐,装机人员没有与我签书面合约。 2010年8月15日我搬家到蛇口,套餐不能升级 ......
PowerAnts 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1472  945  2155  1541  975  30  20  44  32  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved