电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB385M000DG

产品描述LVDS Output Clock Oscillator, 385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BB385M000DG概述

LVDS Output Clock Oscillator, 385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB385M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率385 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DSP
我现在用TMS320F2812的EV中的T1PWM产生PWM波形,那么T1PWM引脚的数值是不是应该是1和0这样的变换呢?我用WATCH WINDOW看,T1PWM的引脚输出值,就是1。到底是1和0这样的变换还是一直是1呢?求助 ......
yl2006443 微控制器 MCU
电磁兼容整改步骤!
把电磁干扰与对策的一些心得经验整理﹐希望有些帮助。 EMI 初步诊断步骤整理的一套 EMI 诊断上的步骤﹐希望用系统的方式﹐快速的找出 EMI 的问题。这里并不准备探讨一些理论计算或公式推演﹐将 ......
ohahaha PCB设计
MDT 2051A OTP 单片机
这款内含OTPROM 的8 位微控制器采用全静态CMOS 设计技术具有高速度低功耗尺寸小高防噪的特点片内存储器为1.0K ROM 68 字节的静态RAM...
rain 51单片机
定向耦合器的类型和应用
471884 定向耦合器是一种极具使用价值的无源射频器件,其可从主传输路径中提取一小部分能量,并将其导向至一个或多个耦合端口。由于耦合端口与主传输路径之间具有高隔离度时较为有利,因此 ......
Jacktang 模拟与混合信号
【求助】求430开方的程序!
本人是菜鸟,不知道哪位大虾知道怎样用汇编程序实现开方的算法!先谢过了 ...
gf88688 微控制器 MCU
KW41Z部分实验不知怎么测试
KW41Z 关于蓝牙方面的实验目前只成功一个,还是参考如下文章的 https://bbs.eeworld.com.cn/forum. ... hlight=%C0%B6%D1%C0 我遗漏一个关键步骤,按下开发板上的 "SW4",按下后手机端的K ......
lzwml NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1288  945  2813  1034  2597  33  28  2  44  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved