电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

VIAS1-S5-D5-SIP

产品描述DC-DC Converter
文件大小98KB,共3页
制造商CUI
官网地址http://www.cui.com
下载文档 选型对比 全文预览

VIAS1-S5-D5-SIP概述

DC-DC Converter

文档预览

下载PDF文档
1/3
VIAS1-SIP Series DC-DC Converter
Rev. 01-2006
Description
Designed to convert fixed volt-
ages into an isolated regulated
voltage, the VIAS1-SIP series is
well suited for providing board-
mount local supplies in a wide
range of applications, including
mixed analog/digital circuits, test
& measurement equip.,
process/machine controls, data-
com/telecom fields, etc...
Features
·Isolated 1 W output
·Regulated
·High efficiency to 73%
·Dual voltage output
·Small footprint
·SIP package style
·Industry standard pinout
·UL94-V0 package
·No heatsink required
·1K Vdc isolation
·Temperature range: -40°C~+85°C
·No external component required
·Low cost
Model
Number
VIAS1-S5-D5-SIP
VIAS1-S5-D9-SIP
VIAS1-S5-D12-SIP
VIAS1-S5-D15-SIP
VIAS1-S12-D5-SIP
VIAS1-S12-D9-SIP
VIAS1-S12-D12-SIP
VIAS1-S12-D15-SIP
VIAS1-S24-D5-SIP
VIAS1-S24-D9-SIP
VIAS1-S24-D12-SIP
VIAS1-S24-D15-SIP
Input Voltage
Nominal
Range
5 Vdc
4.75~5.25 Vdc
5 Vdc
4.75~5.25 Vdc
5 Vdc
5 Vdc
12 Vdc
12 Vdc
12 Vdc
12 Vdc
24 Vdc
24 Vdc
24 Vdc
24 Vdc
4.75~5.25 Vdc
4.75~5.25 Vdc
11.4~12.6 Vdc
11.4~12.6 Vdc
11.4~12.6 Vdc
11.4~12.6 Vdc
22.8~25.2 Vdc
22.8~25.2 Vdc
22.8~25.2 Vdc
22.8~25.2 Vdc
Output
Voltage
±5 Vdc
±9 Vdc
±12 Vdc
±15 Vdc
±5 Vdc
±9 Vdc
±12 Vdc
±15 Vdc
±5 Vdc
±9 Vdc
±12 Vdc
±15 Vdc
Output Current
Max.
Min.
±100 mA
±10 mA
±56 mA
±6 mA
±42 mA
±33 mA
±100 mA
±56 mA
±42 mA
±33 mA
±100 mA
±56 mA
±42 mA
±33 mA
±5 mA
±4 mA
±10 mA
±6 mA
±5 mA
±4 mA
±10 mA
±6 mA
±5 mA
±4 mA
Efficiency
69%
70%
72%
72%
70%
72%
73%
73%
72%
72%
73%
73%
Package
Style
SIP
SIP
SIP
SIP
SIP
SIP
SIP
SIP
SIP
SIP
SIP
SIP
Note:
1. All specifications measured at TA=25°C, humidity <75%, nominal input voltage and rated output load unless
otherwise specified.
Output Specifications
Item
Output power
Line Regulation
Load Regulation
Output voltage accuracy
Temperature drift
Output ripple
Output noise
Switching frequency
Test conditions
For Vin change of 1%
10% to 100% full load
100% full load
100% full load
20 MHz Bandwidth
20 MHz Bandwidth
Full load, nominal input
10
50
100
Min.
0.1
Typ.
Max.
1
0.25
1
±3
0.03
15
100
Units
W
%
%
%
%/°C
mVp-p
mVp-p
KHz
V-Infinity, LLC, 20050 SW 112th Ave., Tualatin, OR 97062
www.v-infinity.com
1-866-372-1258

VIAS1-S5-D5-SIP相似产品对比

VIAS1-S5-D5-SIP VIAS1-SIP VIAS1-S5-D9-SIP VIAS1-S5-D12-SIP
描述 DC-DC Converter DC-DC Converter DC-DC Converter DC-DC Converter
DIN VDE V 0884-11:2017-01对数字隔离器认证的意义
作者:Luke Trowbridge 截至2020年1月,德国标准化学会(DIN)和德国电气工程师协会(VDE) V0884-10:2006-12不再是用于评估电磁和电容电隔离产品的固有绝缘特性和高压性能的有效认证标准。这标 ......
alan000345 TI技术论坛
led显示屏的构成
显示屏 就是由若干个可组合拼接的显示单元(单元显示板或单元显示箱体)构成屏体, 再加上一套适当的控制器(主控板或控制系统)。所以多种规格的显示板(或单元箱体)配合不同 控制技术的控制器就可 ......
探路者 LED专区
Implement Design 出错
请问在 调用FIFO时出现了下错误,是什么原因? 在synthesize 通过了,在Implement design 出错. . ERROR:NgdBuild:604 - logical block 'jb/u2' with type 'fifojb' could not be resolve ......
火箭_1991 FPGA/CPLD
IARV3.41A有时候出现不能设置断点
我用的是430F149,1612的芯片,用IAR仿真时出现,不能设置断点的情况,大家谁知道是什么原因,双击设置断点没有任何反应!!!...
nanopiggy 微控制器 MCU
VS2005环境下EDB数据库编程的问题
请问下 用到EDB数据库编程时 在“VS2005|项目|属性|属性配置|C/C++|预处理器”是怎样设置的。 我的做法是在后面加了“EDB”,但出现好多错误: error C2065: 'CEPROPSPEC' : undeclared id ......
jackwellsun88 嵌入式系统
Zigbee协议栈简要中文说明(一)
1.概述 1.1解析ZigBee堆栈架构 ZigBee堆栈是在IEEE 802.15.4标准基础上建立的,定义了协议的MAC和PHY层。ZigBee设备应该包括IEEE802.15.4(该标准定义了RF射频以及与相邻设备之间的通信)的PHY ......
xtss 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2762  684  2264  995  267  39  5  31  13  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved