电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24FC32GLI-REV-D

产品描述EEPROM, 4KX8, Serial, CMOS, PDIP8, ROHS COMPLIANT, PLASTIC, DIP-8
产品类别存储    存储   
文件大小628KB,共11页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
标准
下载文档 详细参数 全文预览

CAT24FC32GLI-REV-D概述

EEPROM, 4KX8, Serial, CMOS, PDIP8, ROHS COMPLIANT, PLASTIC, DIP-8

CAT24FC32GLI-REV-D规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码DIP
包装说明DIP,
针数8
Reach Compliance Codeunknown
ECCN代码EAR99
最大时钟频率 (fCLK)0.4 MHz
JESD-30 代码R-PDIP-T8
JESD-609代码e4
长度9.59 mm
内存密度32768 bit
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量8
字数4096 words
字数代码4000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织4KX8
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行SERIAL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度4.57 mm
串行总线类型I2C
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)2.5 V
标称供电电压 (Vsup)3 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层NICKEL PALLADIUM GOLD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.62 mm
最长写入周期时间 (tWC)5 ms
Base Number Matches1

文档预览

下载PDF文档
CAT24FC32
32K-Bit I
2
C Serial CMOS EEPROM
FEATURES
I
Fast mode I
2
C bus compatible*
I
Max clock frequency:
I
Industrial and extended
temperature ranges
I
Write protect feature
I
1,000,000 program/erase cycles
I
100 year data retention
- 400KHz for VCC=2.5V to 5.5V
I
Schmitt trigger filtered inputs for noise suppression
I
Low power CMOS technology
I
32-byte page write buffer
I
Self-timed write cycle with auto-clear
– entire array protected when WP at V
IH
I
8-pin DIP, 8-pin SOIC (JEDEC), 8-pin SOIC
(EIAJ), 8-pin TSSOP and TDFN packages
DESCRIPTION
The CAT24FC32 is a 32K-bit Serial CMOS EEPROM
internally organized as 4,096 words of 8 bits each.
Catalyst’s advanced CMOS technology substantially
reduces device power requirements. The CAT24FC32
features a 32-byte page write buffer. The device oper-
ates via the I
2
C bus serial interface and is available in 8-
pin DIP, SOIC and TDFN packages.
PIN CONFIGURATION
DIP Package (P, L, GL)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
TDFN Package (RD2, ZD2)
A0
1
A1
2
A2
3
VSS
4
8
VCC
7
WP
SOIC Package
(J, W, K, X, GW, GX)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
PIN FUNCTIONS
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
NC
i
D
c
s
VCC
WP
SCL
SDA
A0
A1
A2
VSS
TSSOP Package (U, Y, GY)
1
2
3
4
8
7
6
5
n
o
(Top View)
6
SCL
5
SDA
i
t
WP
SCL
SDA
u
n
VCC
VSS
SDA
WP
BLOCK DIAGRAM
EXTERNAL LOAD
d
e
DOUT
ACK
START/STOP
LOGIC
CONTROL
LOGIC
a
P
t
r
SENSE AMPS
SHIFT REGISTERS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
256
VCC
XDEC
128
EEPROM
128X256
Function
DATA IN STORAGE
Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+2.5V to +5.5V Power Supply
Ground
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
HIGH VOLTAGE/
TIMING CONTROL
No Connect
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 2005 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1092, Rev. J
电路疑问?
6269 请问上图中D7有什么作用?...
Sappy 模拟电子
直播:TI 嵌入式处理器最新产品发布会4月16日精彩为您呈现!预报名、看直播、享好礼
TI 嵌入式处理器最新产品发布会 全程在线直播 4月16日15:00 精彩为您呈现!预报名、看直播、享好礼! >>点击报名参与直播 报名时间: 即日起——4月15日 直播时间: 2018年4月16 ......
EEWORLD社区 嵌入式系统
C2000 1 Day Workshop 实验程序
C2000 1 Day Workshop 实验程序 276238 ...
Jacktang 微控制器 MCU
上班族写照
36441...
zcgzanne 工作这点儿事
新型测试仪器如何降低系统的保有成本
Andrew Armutat 产品市场部 吉时利仪器公司 2602型双通道系统源表 降低系统的保有成本。堆叠式SMU系统取消了机架从而降低了测试系统硬件的成本。当测试要求改变时,再利用其SMU硬件 ......
Jack_ma 测试/测量
一封来自大四学生的信,虚心请教
开始做一下自我介绍吧,我是一名湘潭大学05级自动化专业的学生。性格能内能外,觉得 还应该不断完美。下面说一说我大学前面三年的生活吧。 大一大二没学什么课外的知识,平平淡淡,如果参 ......
潜云星空 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2345  1092  640  2883  972  12  14  34  45  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved