电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531GB135M000DG

产品描述CMOS Output Clock Oscillator, 135MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531GB135M000DG概述

CMOS Output Clock Oscillator, 135MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531GB135M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率135 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求帮忙看看这个WM8978电路有没有什么问题
595310 595311 有以下几个问题 1.覆铜想将数字部分和模拟部分分开覆铜,但是不知道该怎么分 2.音频电路板我的布局有没有什么问题呀 请求指导!谢谢! ...
Minxinn PCB设计
无线电在实际的空间中的传输损耗
最近学习无线电!找了很多资料,包括在理想大气中的损耗,但是,和实际的应用情况好像有很大差别,如何计算实际应用的距离与发射功率,发射频率的关系?...
freewer 无线连接
【问TI】请教:用28335实现SCI的程序在线升级
硬件28335 controlCARD experimendter's KIT ,LM3S9B90, FPGA 软件环境:CCV4.2 目的:以LM3S9B90作为上位机,28335 以及若干FPGA作为下位机,实现在线升级功能。(先讨论28335的情况吧) ......
collean 微控制器 MCU
怎样设置使uboot支持debug?
请问在哪里设置?...
lfaitq 嵌入式系统
FPGA设计时常用的开发工具
FPGA开发工具包括软件工具和硬件工具两种。其中硬件工具主要是FPGA厂商或第三方厂商开发的FPGA开发板及其下载线,另外还包括示波器、逻辑分析仪等板级的调试仪器。在软件方面,针对FPGA设计的各 ......
小赛跑跑 测试/测量
前几日参加TI研讨会的一些感想
近来事情有点多。还是前几日参加的德州仪器研讨会,现场人不是特么多。到了下午的时候又走了些人,不过当时介绍了关于医疗电子。电源。还有电机方面的事情。先上图 146650 发了些资料 1466 ......
youluo TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1615  813  1535  2057  2875  20  50  6  57  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved