电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531GB133M000DG

产品描述CMOS Output Clock Oscillator, 133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531GB133M000DG概述

CMOS Output Clock Oscillator, 133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531GB133M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率133 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EVC的安装问题
想重装EVC4.0,书上说EVC的卸载很不干净,很多注册信息仍留在注册表中,最好的解决办法是重装系统之后再装EVC,请问除此之外还有没有好的解决办法?...
weiguozwg 嵌入式系统
如何安装XP与Wince双系统呢?
现在想安装XP与Wince双系统,要求在开机后能出现选项选择是进入XP系统还是Wince系统,不知道该怎么办? 请问有没有人安装过?或者有什么好的建议,请指点指点,呵呵! 谢谢大家!...
baandmaandme 嵌入式系统
C6000系列DSP的GPIO框图
首先看一下GPIO的框图: 474214 通过查看GPIO框图,我们可以得出许多信息: DIR寄存器控制GPIO管脚是输入还是输出,其中,对应bit置0表示该管脚配置为输出管脚;对应bit置1表示该管脚 ......
火辣西米秀 DSP 与 ARM 处理器
[新版中科蓝讯AB32VG1 RISC-V开发板] - 0:开箱贴 - 在这一点上它超越了“UNO”
本帖最后由 MianQi 于 2021-8-6 12:57 编辑 刚收到的板子: 554953 管脚的引出明显是兼容Arduino UNO: 554954 刚开始还以为这个螺丝孔的位置不方便也兼容了UNO: 5549 ......
MianQi 国产芯片交流
ADCPro 和 DXP FAQ 常见问题
ADCPro是什么? 精确数据转换器 Wiki ADCPro是什么? ADCPro是一款基于 LabVIEW 的工具,能够与各种 ADSxxxx 器件配合使用,让您无需编写自己的代码即可评估数据转换器的性能。我们 ......
qwqwqw2088 模拟与混合信号
有奖调查|是德科技入门级研发示波器EXR上线有惊喜!
介绍是德科技新发布的入门级研发示波器EXR前, 请各位客官允许在下先介绍一下本次有奖调查的活动参与方式~ ! 微信扫描识别下方二维码,填写并提交调查问卷即可! 奖品设 ......
EEWORLD社区 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2558  1931  2663  162  164  58  51  33  32  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved