电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC715M000DG

产品描述LVDS Output Clock Oscillator, 715MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC715M000DG概述

LVDS Output Clock Oscillator, 715MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC715M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率715 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【米尔MYC-J1028X开发板试用】搭建DLNA流媒体服务器
在上一篇文章中,我分享了使用Transmission 来建立PT高速下载服务器,可以用来进行媒体资源的下载。 成功下载媒体资源后,我们还要将媒体资源对外提供,使得其他设备可以浏览和播放,否则下 ......
HonestQiao NXP MCU
这年头儿,网盗猖獗,仅靠软件防备已hold不住了,硬件层面的安全解决方案才够用!
嵌入式系统的不安全因素威胁着每个人和每个公司,这种现象日益明显。譬如:一个人的敏感财务和医疗数据的失窃了,{:1_134:}一个公司的产品被克隆、软件被复制、系统被篡改或监视及其他诸多事故 ......
EEWORLD社区 单片机
烧写eboot.nb0后系统仍从之前的xip.nb0启动
最近发现一个很奇怪的问题:在使用DNW烧写系统时,先将xip.nb0烧写进去,然后烧写eboot.nb0.但此时系统会自动重启并且加载的还是之前的xip.nb0 初步分析发现eboot下的BootloaderMain();函数根 ......
zzxdzhw 嵌入式系统
关于LPC启动代码startup.s的疑难点,请高手帮助
以下代码段一直难以理解,请各位帮分析一下: ;IRQ中断服务程序 IRQ_Handler SUB LR, LR, #4 STMFD SP!, {R0-R3, R12, LR} ......
gyl52114 嵌入式系统
热烈祝贺“歹匕示申”NXP入围复赛!
:lol :victory: 继续加油哦!...
soso 电子竞赛
EPON技术在无线通信网络中的应用
 1、引言  未来的通信网络,有线与无线的界限将越来越模糊。FMC(固定移动融合)是网络发展的趋势,也是目前通信领域内研究的热点之一。本文提出将有线的EPON光纤接入技术应用于移动通信基站 ......
liudong2008lldd 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1499  1322  627  2677  711  41  59  10  3  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved