电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS8182D09BD-167I

产品描述DDR SRAM, 2MX9, 0.5ns, CMOS, PBGA165, 13 X 15 MM, 1 MM PITCH, FPBGA-165
产品类别存储    存储   
文件大小720KB,共36页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
下载文档 详细参数 全文预览

GS8182D09BD-167I在线购买

供应商 器件名称 价格 最低购买 库存  
GS8182D09BD-167I - - 点击查看 点击购买

GS8182D09BD-167I概述

DDR SRAM, 2MX9, 0.5ns, CMOS, PBGA165, 13 X 15 MM, 1 MM PITCH, FPBGA-165

GS8182D09BD-167I规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码BGA
包装说明LBGA,
针数165
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.B
Factory Lead Time8 weeks
最长访问时间0.5 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度15 mm
内存密度18874368 bit
内存集成电路类型DDR SRAM
内存宽度9
功能数量1
端子数量165
字数2097152 words
字数代码2000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织2MX9
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度1.4 mm
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
GS8182D08/09/18/36BD-400/375/333/300/250/200/167
165-Bump BGA
Commercial Temp
Industrial Temp
Features
• Simultaneous Read and Write SigmaQuad™ Interface
• JEDEC-standard pinout and package
• Dual Double Data Rate interface
• Byte Write controls sampled at data-in time
• Burst of 4 Read and Write
• 1.8 V +100/–100 mV core power supply
• 1.5 V or 1.8 V HSTL Interface
• Pipelined read operation
• Fully coherent read and write pipelines
• ZQ pin for programmable output drive strength
• IEEE 1149.1 JTAG-compliant Boundary Scan
• Pin-compatible with present 9Mb and future 36Mb and
144Mb devices
• 165-bump, 13 mm x 15 mm, 1 mm bump pitch BGA package
• RoHS-compliant 165-bump BGA package available
18Mb SigmaQuad-II
TM
Burst of 4 SRAM
Clocking and Addressing Schemes
400 MHz–167 MHz
1.8 V V
DD
1.8 V and 1.5 V I/O
The GS8182D08/09/18/36BD SigmaQuad-II SRAMs are
synchronous devices. They employ two input register clock
inputs, K and K. K and K are independent single-ended clock
inputs, not differential inputs to a single differential clock input
buffer. The device also allows the user to manipulate the
output register clock inputs quasi independently with the C and
C clock inputs. C and C are also independent single-ended
clock inputs, not differential inputs. If the C clocks are tied
high, the K clocks are routed internally to fire the output
registers instead.
Each internal read and write operation in a SigmaQuad-II B4
RAM is four times wider than the device I/O bus. An input
data bus de-multiplexer is used to accumulate incoming data
before it is simultaneously written to the memory array. An
output data multiplexer is used to capture the data produced
from a single memory array read and then route it to the
appropriate output drivers as needed. Therefore the address
field of a SigmaQuad-II B4 RAM is always two address pins
less than the advertised index depth (e.g., the 2M x 8 has a
512K addressable index).
SigmaQuad™ Family Overview
The GS8182D08/09/18/36BD are built in compliance with
the SigmaQuad-II SRAM pinout standard for Separate I/O
synchronous SRAMs. They are 18,874,368-bit (18Mb)
SRAMs. The GS8182D08/09/18/36BD SigmaQuad SRAMs
are just one element in a family of low power, low voltage
HSTL I/O SRAMs designed to operate at the speeds needed to
implement economical high performance networking systems.
Parameter Synopsis
-400
tKHKH
tKHQV
2.5 ns
0.45 ns
-375
2.67 ns
0.45 ns
-333
3.0 ns
0.45 ns
-300
3.3 ns
0.45 ns
-250
4.0 ns
0.45 ns
-200
5.0 ns
0.45 ns
-167
6.0 ns
0.50 ns
Rev: 1.03d 11/2011
1/36
© 2007, GSI Technology
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
什么是kalimba dsp
小弟最近在研究CSR公司的BLUECORE5MM 里面内置了KALIMBA DSP 但是找了好多地方 也不知道KALIMBA DSP到底是什么型号的。。。求助各位帮帮忙~~...
liujiaqiao DSP 与 ARM 处理器
兼职求职-电子工程师
毕业5年,从事电气及单片机软件开发5年。毕业以后从助理工程师做到工程师,一直在研发部门工作。个人特别爱好电子电气这方面的东西,所以在业余时间也会做一些模块或者学习一些现在潮流 ......
annysky2012 工作这点儿事
在Platform Builder4.2下编译成功,但在运行时显示无法运行?
在Platform Builder4.2下编译成功,但在运行时显示无法运行! 编译成功后生成,可执行文件server.exe 但在Platform Builder4.2生成的环境下,运行server.exe,显示无法执行,请问一下是什 ......
qiurisiyu270 嵌入式系统
Altera® Cyclone® V SoC FPGA 电源解决方案
从网上看到的,供参考 链接:http://www.ti.com.cn/tool/cn/pmp9353 描述 PMP9353 参考设计是 Altera Cyclone V SoC 器件的完整电源解决方案。此设计使用多个 LMZ3 系列模块 ......
chenzhufly FPGA/CPLD
电路保护器件保护移动设备避免ESD影响
本帖最后由 qwqwqw2088 于 2019-2-26 08:14 编辑 移动设备用户之需求日益复杂,使得便携式产品的设计集成了更多的输入/输出(I/O)互连。更高的电流密度和更小的晶体管尺寸,以及用于芯 ......
qwqwqw2088 模拟与混合信号
讨论一下射频工程师常用的小工具
一些优秀的射频开发小工具,会让射频工程师的研发更加简单,会让工作更方便,这里推荐几款Qorvo优秀的小工具。 设计工具 Maximum Power Reduction Calculator: 一款上行载波聚合 ......
alan000345 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1348  1448  1885  2010  1775  36  16  50  7  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved