电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY2SSTV850OC

产品描述Differential Clock Buffer/Driver
文件大小113KB,共11页
制造商Cypress(赛普拉斯)
下载文档 选型对比 全文预览

CY2SSTV850OC概述

Differential Clock Buffer/Driver

文档预览

下载PDF文档
STV850
CY2SSTV850
Differential Clock Buffer/Driver
Features
• Phase-locked loop clock distribution for Double Data
Rate Synchronous DRAM applications
• 1:10 differential outputs
• External Feedback pins (FBINT, FBINC) are used to syn-
chronize the outputs to the clock input
• SSCG: Spread Aware™ for EMI reduction
• 48-pin SSOP and TSSOP packages
• Conforms to JEDEC JC40 and JC42.5 DDR
specifications
Description
This PLL clock buffer is designed for 2.5 VDD and 2.5 AVDD
operation and differential data input and output levels.
This device is a zero-delay buffer that distributes a differential
clock input pair (CLKINT, CLKINC) to ten differential pair of
clock outputs (YT[0:9], YC[0:9]) and one differential pair feed-
back clock output (FBOUTT, FBOUTC). The clock outputs are
individually controlled by the serial inputs SCLK and SDATA.
The two-line serial bus can set each output clock pair (YT[0:9],
YC[0:9]) to the Hi-Z state. When AVDD is grounded, the PLL
is turned off and bypassed for test purposes.
The PLL in this device uses the input clocks (CLKINT,CLKINC)
and the feedback clocks (FBINT,FBINC) to provide high-per-
formance, low-skew, low-jitter output differential clocks.
Block Diagram
Pin Configuration
10
YT0
YC0
YT1
YC1
YT2
YC2
SCLK
SDATA
Serial
Interface
Logic
YT4
YC4
YT5
YC5
YT6
YC6
CLKINT
CLKINC
PLL
FBINT
FBINC
YT7
YC7
YT8
YC8
YT9
YC9
CY2SSTV850
YT3
YC3
AVDD
FBOUTT
FBOUTC
VSS
YC0
YT0
VDDQ
YT1
YC1
VSS
VSS
YC2
YT2
VDD
SCLK
CLKINT
CLKINC
VDDI
AVDD
AVSS
VSS
YC3
YT3
VDDQ
YT4
YC4
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
VSS
YC5
YT5
VDDQ
YT6
YC6
VSS
VSS
YC7
YT7
VDDQ
SDATA
FBINT
FBINC
VDDQ
FBOUTC
FBOUTT
VSS
YC8
YT8
VDDQ
YT9
YC9
VSS
Cypress Semiconductor Corporation
Document #: 38-07457 Rev. *A
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised December 18, 2001

CY2SSTV850OC相似产品对比

CY2SSTV850OC CY2SSTV850 CY2SSTV850OCT
描述 Differential Clock Buffer/Driver Differential Clock Buffer/Driver Differential Clock Buffer/Driver
请教一下,关于isp自适应波特率的问题
我使用FlyMcu这个软件下载程序,选择4800,9600,19200波特率都能连接stm32成功,但我用串口调试助手软件连接stm32,只有19200波特率才能连接成功,请问一下,这是怎么回事? ...
beyondabcd stm32/stm8
求写hc sr04 超声波测距用Nokia5110显示的程序
求大神帮忙写一个hc sr04 超声波测距用Nokia5110显示屏显示的程序,谢谢...
sunshine__zhang 单片机
TPMS
TPMS是汽车轮胎压力监视系统“TirePressureMonitoringSystem”的英文缩写形式,主要用于在汽车行驶时实时的对轮胎气压进行自动监测,对轮胎漏气和低气压进行报警,以保障行车安全。在2000年这个 ......
frozenviolet 汽车电子
刚接触Wince,问个很低级的问题,请求大家的帮助
本人刚接触wince,现在要用EVC做应用层的开发,现在我的目的是要把一些图片放到rom里,然后再把这些图片解码出来,我有两个问题要问大家: 1.这些图片怎么放到rom里? 2.我用模拟器开发时,把 ......
lzjcjwl 嵌入式系统
基于混合TCP-UDP的HTTP协议实现方法
目前,用于Web页面访问的应用都是基于HTTP应用协议的,而在下层则使用传输控制协议(TCP)作为传输协议;但TCP并不适合于短会话,即只有少量的数据交换的情况。因为建立、撤销TCP链接的开销即使 ......
rain 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1319  1796  2358  142  256  27  37  48  3  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved