电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC821M000DG

产品描述LVPECL Output Clock Oscillator, 821MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC821M000DG概述

LVPECL Output Clock Oscillator, 821MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC821M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率821 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CN0323: 磁阻角度测量
应用: 侧翻和稳定性 控制传感器和传感器接口 航空电子伺服和机器人技术 硬件图: 152774 框图 152773 设计电路详细信息:152775 ...
nmg 机器人开发
pic18 starterkit 学习0x0E——EEPROM
本帖最后由 mzb2012 于 2016-12-9 21:20 编辑 一、简介 EEPROM电可擦可编程只读存储器--一块掉电后数据不丢失的存储区域,用于存储一些用户的设备参数。本次任务是写EE和读EE。按下1键,写 ......
mzb2012 Microchip MCU
CPLD和DSP算法的菜鸟问题
本人事初学者,想问一个幼稚的问题:CPLD能单独实现控制算法吗?分别用CPLD和DSP实现控制算法有什么不同啊...
不锈钢老鼠 FPGA/CPLD
SUPERSYNC MD-10III、SUPERYNC PWB-1290、SUPERSYNC PWB1291、SUPER
SUPERSYNC MD-10III、SUPERYNC PWB-1290、SUPERSYNC PWB1291、SUPERSYNC PWB-1293、SUPERSYNC PWB-1361、SUPERSYNC PWB-1362六种机型彩色显示器的电源电路图...
破茧佼龙 电源技术
液晶屏驱动板
在做一块8寸液晶屏的接口板,输入的数据线是24位,VD是R:G:B 8:8:8位模式,液晶屏的数据线也是24位,但是我想用R:G:B 5:6:5模式,不知道数据线怎么接?是数据线都用上,以后再软件里设置,还 ......
iyj 嵌入式系统
怎么根据图片文件流得到位图句柄HBITMAP
SHLoadImageFile可以根据文件得到位图句柄HBITMAP,有没有根据文件流得到位图句柄API,如果没有该怎么实现,有没有相关的代码?...
chenls 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2069  692  2864  1798  2279  52  42  13  47  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved