电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC812M000DGR

产品描述LVPECL Output Clock Oscillator, 812MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC812M000DGR概述

LVPECL Output Clock Oscillator, 812MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC812M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率812 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
D 送年字稿件(程序)
D 送年字稿件(程序)...
程序天使 单片机
LDO基础知识:噪声 - 第2部分
作者:德州仪器Aaron Paxton在我的上一篇博文LDO基础知识:噪声 – 第1部分中,我探讨了如何减少输出噪声和控制压摆率,方法是为参考电压(CNR/SS)并联一个电容器。在本篇博文中,我将讨论降低输 ......
alan000345 TI技术论坛
三星官网下载源码
问下大家有谁在三星官网上下载过资料,比如2440的相关源码驱动已经引导程序之类的?还有啊,官网到底一般都提供哪些资料?我在疑惑,对于向VIVI之类的引导程序,三星这些它提供不? 谢谢...
leafky 嵌入式系统
关于stm32f103r8t6的定位问题!!!
本帖最后由 langmanhengxing 于 2014-7-17 17:27 编辑 我用UART-GPS-NEO-7M-C模块,通过杜邦线连接stm32f103r8t6核心板,通过串口usart GPS 定位的信息都能够通过板子传输到电脑上。(我用s ......
langmanhengxing stm32/stm8
LM3S811驱动SSD1306 OLED 程序!
驱动OLED管脚为PB2,PB3,OLED驱动芯片为SSD1306,分辨率为12864。本来是写给我老婆看的,所以大家自行更改!...
bingxuelian 微控制器 MCU
获得2MHz开关频率的四种设计技巧
设计人员必须满足汽车应用的许多电磁兼容性(EMC)要求,并且为电源选择正确的开关频率(fsw)对满足这些要求至关重要。大多数设计人员在中波AM广播频带外(通常为400kHz或2MHz)选择开关频率, ......
maylove 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2343  9  2265  716  1363  20  1  22  5  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved