电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A40MX04-3PL84M

产品描述Field Programmable Gate Array, 547 CLBs, 6000 Gates, 108.54MHz, 547-Cell, CMOS, PQCC84, PLASTIC, LCC-84
产品类别可编程逻辑器件    可编程逻辑   
文件大小880KB,共123页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A40MX04-3PL84M概述

Field Programmable Gate Array, 547 CLBs, 6000 Gates, 108.54MHz, 547-Cell, CMOS, PQCC84, PLASTIC, LCC-84

A40MX04-3PL84M规格参数

参数名称属性值
是否Rohs认证不符合
包装说明PLASTIC, LCC-84
Reach Compliance Codecompliant
其他特性CAN ALSO BE OPERATED AT 5.0V
最大时钟频率108.54 MHz
CLB-Max的组合延迟1.7 ns
JESD-30 代码S-PQCC-J84
JESD-609代码e0
长度29.3116 mm
湿度敏感等级3
可配置逻辑块数量547
等效关口数量6000
输入次数69
逻辑单元数量547
输出次数69
端子数量84
最高工作温度125 °C
最低工作温度-55 °C
组织547 CLBS, 6000 GATES
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装等效代码LDCC84,1.2SQ
封装形状SQUARE
封装形式CHIP CARRIER
峰值回流温度(摄氏度)225
电源3.3/5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度4.57 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度29.3116 mm
Base Number Matches1

文档预览

下载PDF文档
v6.0
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
HiRel Features
Commercial, Industrial, Automotive, and Military
Temperature Plastic Packages
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Ease of Integration
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
High Performance
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
January 2004
© 2004 Actel Corporation
i
See the Actel website (www.actel.com) for the latest version of this datasheet.
这日子过不下去了
现在工作真不带劲!!!!! 我觉得我就是一个写一手烂程序的打饭大叔,搞什么破电表,搞什么xxx协议。天天搞这东西,天天玩键盘,摧残意志,还不如好好学习数理化,走遍天下,看尽祖国大好河山 ......
daen_lin 聊聊、笑笑、闹闹
MSP430G2553 学习笔记&注意要点
本帖最后由 qinkaiabc 于 2014-2-21 06:44 编辑 【UART通信】 1、UCSWRST置位时UCAx和IE2、IFG2等会有多位标志位被复位,这时置位这些位会失败。只 有UCSWRST被复位后才可以成功置位这些 ......
qinkaiabc 微控制器 MCU
MSP430系列单片机接口技术及系统设计
MSP430系列单片机接口技术及系统设计...
yang592886266 微控制器 MCU
基于CPLD/FPGA的自动恒温超温报警电路设计
寻求帮助,这是初学者的问题...
稻草人6 FPGA/CPLD
网络最佳兼职
假如你想创业但资金不多或想找个兼职请看这 与您现有的工作相容互补而不冲突 不需要受学历的限制 不需要特殊的专业技能 不需要受年龄的限制 不需要特 ......
pengdingbo 嵌入式系统
【phyBOARD-i.MX 8M Plus 开发板】二:开发板上电及开发环境评测
在随开发板提供的箱子中,有一张比较大的说明书,应该是Get Start的步骤说明。 德国人做事非常严谨,在开发板的试用中,可见一斑。根据说明书的步骤,一步步验证 1、虚拟机搭建 首先, ......
kit7828 测评中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 32  192  1353  1596  18  30  39  7  25  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved