电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC798M000DG

产品描述LVPECL Output Clock Oscillator, 798MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC798M000DG概述

LVPECL Output Clock Oscillator, 798MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC798M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率798 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
邀你参加2018年论坛体验问卷调查——一切为了更好的服务
:congratulate:大家下午好~为了能更好的服务大家,了解大家的需求,改进论坛的不足之处,现在我们发出一份论坛体验问卷调查,希望大家能积极认真的回答我们的问题。管管在这里表示12万分的感谢~ ......
okhxyyo 聊聊、笑笑、闹闹
Attenuator Design Tutorial
Attenuators are devices used to adjust signal levels, to control impedance mismatch and to isolate circuit stages....
JasonYoo 模拟电子
关于 EK-lm3s811-ND rev2 求助
学长很久以前给了个lm3s811的开发板(EK-lm3s811-ND rev2 ) ,已经整整折腾两天了,头晕脑胀…… 刚下课, 来请教诸位师兄,师姐。 本人刚刚入门 谢谢帮扶 --------------------------------- ......
yan_richard 微控制器 MCU
成都街头,红木箱子成精了
http://img64.pp.sohu.com/images/blog/2007/4/26/15/20/112c47d1ee4.jpg http://img64.pp.sohu.com/images/blog/2007/4/26/15/21/112c47dd266.jpg http://img64.pp.sohu.com/images/blo ......
清新 FPGA/CPLD
【SynPlify技术问题】综合约束与ISE的周期约束的区别
一个给综合软件参考,一个给布局布线操作作参考,当然,这个区别只存在于你单独用综合软件综合,之后再用ISE跑布局布线的情况下 (如果直接用ISE的XST做综合的话就只用作一次约束)...
eeleader FPGA/CPLD
做个有奖调查,说说你的业余时间都在干什么?
起因是昨天和坛子内的一位大牛聊工程师在工作之外的时间会不会利用身边的便利条件做些自己感兴趣的小玩意,他说他身边的很多人都在玩游戏:puzzle:当然,工作了一天,适当玩游戏放松下也无可 ......
eric_wang 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1791  1970  202  1052  2816  31  22  2  30  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved