电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC427M000DG

产品描述LVDS Output Clock Oscillator, 427MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC427M000DG概述

LVDS Output Clock Oscillator, 427MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC427M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率427 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
初学者的困惑
今年大二,正在做一个项目,其中有一个模块一个示波器,软件方面用LabvIEW。硬件方面本来是想用单片机的,后来发现单片机速度根本不够,老师建议用FPGA做,但是在坛子上逛了好久,发现各位说学F ......
西域不夜城 FPGA/CPLD
launchpad语音调试
今天调了语音模块,大家交流下:) #include #include #define uchar unsigned char #define uint unsigned int #define ulong unsigned long #define CPU_F ((double)8000 ......
3204100225 微控制器 MCU
USB口的仿真器LSD-FET430UIF,会对目标板提供电源的吗?
一直用并口的仿真器,想问一下,USB口的仿真器LSD-FET430UIF,会对目标板提供电源的吗?...
fgfz2003 微控制器 MCU
多层板的top和bot层需要铺地网吗?
刚看到一个群里朋友的问题,觉得大家可以拿出来讨论下: 请问多层板的top和bot层需要铺地网吗? 向日葵:肯定要. Q-99SE:不一定吧,本来就有地层的。...
gina PCB设计
LSM6DSM 双击代码实现截图
在en.stsw-stlkt01 v1.2.0 DataLog工程里面实现了LSM6DSM Double Tap,下面来围观下demo所用的代码 286191 286192 286193 286194 286195 286196 286197 286198 286199 ...
gxt467138 MEMS传感器
芯片的防静电设计
随着芯片速度的提高,为了缩短引脚长度而减少信号串扰,CPU和SoC (System on Chip)等超大规模IC芯片的封装越来越多地采用倒装芯片(flip chip),倒装芯片通常面积较大,而厚度很薄。由电容计算 ......
yimeng1988 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1404  260  1319  54  254  24  45  8  28  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved