电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB854M000DGR

产品描述LVPECL Output Clock Oscillator, 854MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB854M000DGR概述

LVPECL Output Clock Oscillator, 854MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB854M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率854 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ASF升级到3.20,TWI问题没有改进
今天运行AS6.2,发现ASF已经升级到3.20了,想看看上次发现SAM4S Xplained开发板上的TWI问题是否有改进,于是先升级,然后在使用ASF 3.20创建例程,发现结果还是一样。 查看了一下twi.c和twi.h ......
dcexpert 单片机
工程师面试题(非常经典,非常全面)
本帖最后由 paulhyde 于 2014-9-15 09:29 编辑 工程师面试题(非常经典,非常全面) ...
miaorui2008 电子竞赛
PROTEL 99SE 库文件转换成DXP 2004
我的PROTEL 99SE 的库文件是DDB格式,用SE导出后的格式是LIB,用DXP 2004导出后的格式是SCHLIB,而我的PROTEL DXP 2004的自带的数据库是INTLIB,我不知道是怎么回事情,请大家帮帮忙,怎么把SE的库文 ......
筱凡天下 嵌入式系统
从nandflash拷贝kernel需要40s
我的开发板是bios引导wince系统,系统编译后nk.nb0大概35M左右,调试发现从nandflash拷贝系统到SDRAM需要40S时间啊,实在太慢、、把拷贝代码贴出来,还请大侠指点: static void LoadRunWince( ......
sunnumone 嵌入式系统
行业大调查
大家都是行业的啊 什么产品 ...
hinii23 工作这点儿事
Lanchpad收到啦!!
相当给力的快递呀!顺丰!看来Ti真是财大气粗呀!!哈哈!!秀一下!88793...
anananjjj 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2800  798  1684  281  2659  37  44  22  46  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved