电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB370M000BGR

产品描述LVPECL Output Clock Oscillator, 370MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB370M000BGR概述

LVPECL Output Clock Oscillator, 370MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB370M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率370 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
LQFP208 SOT459-1 封装库
跪求,不胜感激!wzpstudy@126.com...
用劲儿飞吧 PCB设计
请教usb发送完成检测
用st的usb库,但不知道如何检测发送完成?现在我用 while(GetEPTxStatus(ENDP1) != EP_TX_NAK); 但有些情况这个判断不行,现在只能在发送后加延时来解决。特向大家请教如何直接来判断?...
joe88 stm32/stm8
西安七轴机械臂应用与程序设计大赛
西安七轴机械臂应用与程序设计大赛   三自由度机械臂 七轴智能机械臂 智能小车机械臂 机械键盘什么轴好   第八届全国信息技术应用水平大赛比赛科目:“ENERGID杯” 七轴机械臂应用与程序 ......
中国电子学会 机器人开发
求教 arm板 串口接GSM模块
问题请教:ARM板串口接GSM模块 ARM板和GSM模块都是母头 是不是买根两头都是公头的线就行了 ?我买了条 GSM接不到数据 是不是线有问题? 是需要交叉线么?...
jvjvzhilian ARM技术
MPLAB® Harmony之学习篇(七)-- 如何使用调试信息系统服务
本文转自Microchip麦田论坛——作者:炮灰哥 通过本文希望大家了解MPLAB® Harmony框架下的动态驱动和静态驱动的差异以及如何利用MHC配置驱动。 调试信息(Debug)系统服务 ......
橙色凯 Microchip MCU
EEWORLD大学堂----Altera Quartus II 14.1采用DSE优化Quartus II设计
Altera Quartus II 14.1采用DSE优化Quartus II设计:https://training.eeworld.com.cn/course/2050观看这一演示,了解您怎样使用 DSE 优化 Quartus II 设计的时序、功耗和面积。...
chenyy 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2267  700  2599  2492  277  28  52  3  9  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved