电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC109M000DGR

产品描述LVPECL Output Clock Oscillator, 109MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC109M000DGR概述

LVPECL Output Clock Oscillator, 109MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC109M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率109 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
可以中途更改创意不
感觉原来的创意实现起来比较时间比较紧张,不知道中途可以修改不...
7leaves 无线连接
据说今年不出小车的题了?
本帖最后由 paulhyde 于 2014-9-15 09:16 编辑 看到坛子里有朋友发帖,说今年不出小车的题了? 是真的么? 为什么啊? ...
clark 电子竞赛
请帮忙:关于SDHC卡的8个时钟的迷惑,请高手释疑!
最近在用FPGA写SD卡SPI控制器,但是搞不出来,不知道是不是因为8个延迟时钟的问题,SD2.0协议里说的是发送命令后和接收响应后需要8个时钟,但是我看见有的程序和网文上却是在发送命令前也加 ......
guantouren FPGA/CPLD
MSP430JTA程序下载
MSP430 JTAG 下载程序或仿真的时候必须使用USB的电源作为开发板的电源么? 如果将2脚与3.3V断开,用外部供电可以下载么??哪位大侠来解个惑。...
votex威 微控制器 MCU
将RFID Web服务集成到SOA中的EAI应用程序
 想要使用 IBM Relational Web Developer for WebSphere Software 开发无线频率识别(Radio Frequency Identification,RFID)Web 服务吗?Judith M. Myerson 将向您演示如何将 RFID Web 服务集成 ......
tmily 无线连接
各地区的电子工程师薪资待遇同意的投下票支持下
欢迎大家踊跃参与 谢谢 本帖最后由 ledjob88 于 2011-7-25 21:31 编辑 ]...
ledjob88 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 439  2078  268  2704  791  9  42  6  55  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved