电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC452M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 452MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC452M000DGR概述

CMOS/TTL Output Clock Oscillator, 452MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC452M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率452 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
全差分放大器的分析
全差分放大器的基本电路如: 276469 它可以等效为以下形式: 276470 假设,放大器的电压增益远大于1, 则,它的输入电压可表示为: 276471 其输出电压表示为: 276468 ......
dontium 模拟与混合信号
2407 WSGR的每一位代表什么什么意思?
2407 WSGR的每一位代表什么什么意思? 2407 WSGR的每一位代表什么什么意思? 为什么有的时候是WSGR=0X000;//禁止所有的等待状态 但是还有的时候WSGR=0X01C0; 现在想弄明白每一位所代表的意 ......
zh00080008 DSP 与 ARM 处理器
C2000最小系统板DIY计划可行性讨论
各位坛友, 想在论坛里集大家的智慧,来进行个C2000最小系统板的DIY ,大家觉得可行不? ...
安_然 微控制器 MCU
AD10 altium designer 使用上的小问题
我用的AD版本是AD10有3个软件使用上的问题。 1:多张原理图时,如何让每张原理图的元器件标号可以根据不同原理图进行标号,如图所示, 第一张原理图上的器件都是1打头。,请问如何设置。 ......
ligongxiaobie 综合技术交流
求教TTL反相器原理
看了康华光的数字电路,TTL反相器原理一直看不懂,所以来求教各位高手....
candy456789 嵌入式系统
>>>诚心请教大侠个人发展问题,大侠请进,菜鸟勿扰<<<
在这里汇总 希望各位大侠不要怕麻烦,复制粘贴一下 http://community.eeworld.net/Expert/topic/5556/5556085.xml?temp=.7305414 诚心请教...
linfeng413 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1645  1781  2204  1113  1029  25  46  33  32  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved