电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SY10ELT21LZC

产品描述3.3V DIFFERENTIAL LVPECL-to-LVTTL TRANSLATOR
产品类别模拟混合信号IC    驱动程序和接口   
文件大小53KB,共5页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
下载文档 详细参数 选型对比 全文预览

SY10ELT21LZC概述

3.3V DIFFERENTIAL LVPECL-to-LVTTL TRANSLATOR

SY10ELT21LZC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Microchip(微芯科技)
零件包装代码SOIC
包装说明0.150 INCH, SOIC-8
针数8
Reach Compliance Code_compli
ECCN代码EAR99
最大延迟2.5 ns
接口集成电路类型PECL TO TTL TRANSLATOR
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.93 mm
湿度敏感等级1
位数1
功能数量1
端子数量8
最高工作温度85 °C
最低工作温度-40 °C
输出锁存器或寄存器NONE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)240
电源3.3 V
认证状态Not Qualified
座面最大高度1.73 mm
最大供电电压3.465 V
最小供电电压3.135 V
标称供电电压3.3 V
表面贴装YES
技术ECL
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.94 mm

文档预览

下载PDF文档
Micrel, Inc.
3.3V DIFFERENTIAL
LVPECL-to-LVTTL
TRANSLATOR
Precision Edge
®
SY10ELT21L
Precision Edge
®
SY100ELT21L
SY10ELT21L
SY100ELT21L
FEATURES
s
3.3V power supply
s
2.0ns typical propagation delay
s
Low power
s
Differential LVPECL inputs
s
24mA TTL outputs
s
Flow-through pinouts
s
Available in 8-pin SOIC package
Precision Edge
®
DESCRIPTION
The SY10/100ELT21L are single differential LVPECL-
to-LVTTL translators using a single +3.3V power supply.
Because LVPECL (Low Voltage Positive ECL) levels are
used, only +3.3V and ground are required. The small
outline 8-lead SOIC package and low skew single gate
design make the ELT21L ideal for applications that require
the translation of a clock or data signal where minimal
space, low power, and low cost are critical.
V
BB
allows a differential, single-ended, or AC-coupled
interface to the device. If used, the V
BB
output should be
bypassed to V
CC
with 0.01µF capacitor.
Under open input conditions, the /D will be biased at a
V
CC
/2 voltage level and the D input will be pulled to
ground. This condition will force the Q output low to
provide added stability.
The ELT21L is available in both ECL standards: the
10ELT is compatible with positive ECL 10H logic levels,
while the 100ELT is compatible with positive ECL 100K
logic levels.
PIN NAMES
Pin
Q
D, /D
V
CC
V
BB
GND
TTL Output
Differential LVPECL Inputs
+3.3V Supply
Reference Output
Ground
Function
Precision Edge is a registered trademark of Micrel, Inc.
M9999-031506
hbwhelp@micrel.com or (408) 955-1690
Rev.: D
Amendment: /0
1
Issue Date: March 2006

SY10ELT21LZC相似产品对比

SY10ELT21LZC SY10ELT21L SY10ELT21LZCTR SY10ELT21L_08
描述 3.3V DIFFERENTIAL LVPECL-to-LVTTL TRANSLATOR 3.3V DIFFERENTIAL LVPECL-to-LVTTL TRANSLATOR 3.3V DIFFERENTIAL LVPECL-to-LVTTL TRANSLATOR 3.3V DIFFERENTIAL LVPECL-to-LVTTL TRANSLATOR
基于DSP和FPGA的信号采集的设计与实现
基于DSP和FPGA的信号采集的设计框图和实现代码...
jiakun260 DSP 与 ARM 处理器
MPLAB编译问题
Clean: Deleting intermediary and output files. Clean: Deleted file "C:\Program Files\Microchip\lzz1\lzz001.cce". Clean: Done. Executing: "C:\HT-PIC\BIN\PICC.EXE" -C -E"lzz001.cc ......
youliam 嵌入式系统
关于nios烧写问题、求大神帮助
使用的是ep2s180f1020i4的片子,配置芯片epcs64,用flash programmer 进行烧写,从状态栏来看 烧写成功了,但是上电后没有任何反应,不止nios没跑起来,连逻辑都没烧进去,但是在线运行时是正常 ......
xixiangnan FPGA/CPLD
关于am335x双网口问题
大家好: 我用am3352连接两个不同型号(RTL8201和IP101G)的phy,phy物理地址分别0和3,分别对应网口0和网口1,都使用rmii接口。现象有如下: 1、在linux系统里,插拔网口0 ......
wangtongsheng DSP 与 ARM 处理器
做个200元左右的简单PDA,该选那种ARM
准备做个简单的PDA,有些基本功能,比如记事本、日程安排、电子字典等,用小尺寸的LCD显示,触摸屏输入。希望功耗低、成本低:-) 准备用ucLinux , 最好能够做成超薄型的 请教采用那种AR ......
lfjwfm ARM技术
功放与音响配接四要素
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 在设计、安装一套音响系统时,不免遇到功放与音箱的配接问题。在音色方面,会注意其搭配上是否冷暖相宜、软硬适中,最终使整套器材还原音 ......
lorant 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 220  504  1339  1946  1363  17  31  27  43  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved