电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HC53M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 53MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HC53M0000DGR概述

CMOS/TTL Output Clock Oscillator, 53MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HC53M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率53 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
一条疑惑的ARM 汇编语句
这条ARM 汇编语句什么意思? mov r4, %0 上下文如下: __asm__( /* Load page table pointer */ "mov r4, %0" "mcr p15, 0, r4, c2, c0, 0" /* load page table pointer */ ......
wx8028 ARM技术
一个通用现金缴费系统实施方案
缴费通是东莞市邮政信息技术分局以收费企业为主要服务对象而开发的收费管理通用型软件,是一个通用现金缴费系统的解决方案,以满足中国国民的现金缴费习惯。以现时的现金缴费系统比较,其主要特 ......
liudong2008lldd 无线连接
只需填采样率
突然发现NI的硬件现在板上有内部时钟,只需填个采样率,源都不需要填了。...
安_然 测试/测量
已经参加完TI杯比赛的各位同仁,可否分享下“控制类”题目的经验
本帖最后由 paulhyde 于 2014-9-15 03:58 编辑 如题,想了解下各位高手对今年的控制题是怎么看的,有什么经验值得分享么?:) ...
wfarlen 电子竞赛
关于智能家居控制系统的设计
我是一个学生,现在要做智能家居控制系统的毕业设计,是基于arm9 wince 的,不知道有没有人做,希望能教一下小弟!~~~...
cndl074 DIY/开源硬件专区
GSM手机射频系统分析与研究(二)
传统的二次变频简介与分析 传统GSM蜂窝手机是一个工作在双工状态下的收发信机。一部移动电话总的包括射频部分、基带部分;其中射频部分包括接受和发射部分,基带部分包括数字逻辑,电源管理和显 ......
JasonYoo 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2167  957  1447  1213  501  24  39  19  4  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved