电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB169M000DG

产品描述LVDS Output Clock Oscillator, 169MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB169M000DG概述

LVDS Output Clock Oscillator, 169MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB169M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率169 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教下这电路是什么意思
46701 来自EEWORLD合作群:arm linux fpga 嵌入0(49900581) 群主:wangkj...
wzt 模拟电子
考验眼力的时候又到了~请原谅我可能眼瞎了没找出来
五一放假大家都过的怎么样?恭喜大家度过假期回归工作:congratulate:(这么说会不会被嘘?我个人还是很高兴上班的,放假实在太累了~~) 来看个图咱们进入节后到工作的过度过度~~ 题目 ......
okhxyyo 聊聊、笑笑、闹闹
Nand flash的IO口该怎么去控制呢????
按照别人uboot中的nand flash驱动,想移植一个自己的bootloader的nand flash nand flash的cle ale rb ce re we都是可以用cpu的gpio来控制的 但是其D0--D7 IO口接到cpu的MD0---MD7,这个 ......
xzl08 嵌入式系统
新人求教,如何算图中晶振电路的发射频率????
新人求教,如何算图中晶振电路的发射频率???? ...
dqhzxc 模拟电子
PCB行业融入物联网有多远 ?
近期,大唐电信、长电科技、东信和平联三家公司合联手,依托电信物联网对其业务进行爆发式增长的消息再度点燃众人对物联网的热议。 物联网,蕴含潜能的新兴市场 事实上物联网这个 ......
guangqiji PCB设计
AVR的ATmega16中寄存器TIMSK的OCIE0用来初始化赋值?
AVR的ATmega16中寄存器TIMSK的OCIE0在快速PWM时可不设置也可以实现该功能,那么,这个位还有什么用?CTC模式一定要用吗、?见笑了...
一颗心的思考 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 628  2091  1035  1127  2693  15  49  18  26  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved