电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB225M000DGR

产品描述LVDS Output Clock Oscillator, 225MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB225M000DGR概述

LVDS Output Clock Oscillator, 225MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB225M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率225 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【转帖】无线测控系统通信平台的发展趋势
无线测控系统通信平台的发展趋势 浙江中控软件技术有限公司 陈国朝 摘 要:当前工业现场应用的大部分无线测控系统都使用CDMA/GPRS/GSM作为无线传输单 ......
lyzhangxiang 无线连接
DS1302的问题
我在做一个基于单片机的电子万年历设计,其中用到了DS1302,因为之前没学过,所以不太懂,老师给了一个阳历程序流程图,看不太懂,希望高手可以帮我解释一下这个流程图,谢谢大家!...
qiqishinvzi 单片机
可察言观色的车载机器人
好像很早前就有个一个概念,现在用在了车载上。 29839 AIDA将具备察言观色的能力,能够根据面部表情以及其它线索读懂驾驶者的心情 29840 如果驾驶者心情不好,它甚至还会表现出很同情 ......
绿茶 机器人开发
【仪器教学】如何进行阻抗匹配?阻抗匹配有多重要?
【仪器教学】如何进行阻抗匹配?阻抗匹配有多重要? ...
aigtekatdz 测试/测量
they don't really care about us
翻译的不一定准确 http://www.tudou.com/v/i310iJ9GZGY/&rpid=87541207&resourceId=87541207_04_05_99/v.swf 本帖最后由 wangfuchong 于 2013-8-31 23:37 编辑 ]...
wangfuchong 聊聊、笑笑、闹闹
年终总结:一年,哎,又一年了
本帖最后由 long521 于 2016-12-15 20:18 编辑 年初,画了一堆板子,屁颠屁颠地画了一堆,真的说不清楚,就到了5月份,5月份心想今年得学点什么吧,然后就看书,结果他妈的刚开始看书学习,写了一个S ......
long521 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1475  2178  858  1552  1001  57  59  25  2  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved