电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP2G17GS

产品描述Buffer, AUP/ULP/V Series, 2-Func, 1-Input, CMOS, PDSO6
产品类别逻辑    逻辑   
文件大小213KB,共21页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 全文预览

74AUP2G17GS概述

Buffer, AUP/ULP/V Series, 2-Func, 1-Input, CMOS, PDSO6

74AUP2G17GS规格参数

参数名称属性值
是否Rohs认证符合
包装说明VSON,
Reach Compliance Codecompliant
系列AUP/ULP/V
JESD-30 代码S-PDSO-N6
JESD-609代码e3
长度1 mm
逻辑集成电路类型BUFFER
湿度敏感等级1
功能数量2
输入次数1
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装形状SQUARE
封装形式SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度)260
传播延迟(tpd)20.1 ns
认证状态Not Qualified
座面最大高度0.35 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)0.8 V
标称供电电压 (Vsup)1.1 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式NO LEAD
端子节距0.35 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度1 mm
Base Number Matches1

文档预览

下载PDF文档
74AUP2G17
Low-power dual Schmitt trigger
Rev. 6 — 4 December 2012
Product data sheet
1. General description
The 74AUP2G17 provides two Schmitt trigger buffers. It is capable of transforming slowly
changing input signals into sharply defined, jitter-free output signals.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
The inputs switch at different points for positive and negative-going signals. The difference
between the positive voltage V
T+
and the negative voltage V
T
is defined as the input
hysteresis voltage V
H
.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9
A
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial Power-down mode operation
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C
学习嵌入式的点点滴滴
大学已经读了三年了,摸爬滚打,才刚刚开始接触嵌入式,以及相关的linux操作系统,还有好多好多的不懂,在学习过程中,我也会不间断的将自己学到的,领悟的,还有不懂的,拿出来与大家共同讨论 ......
lyyiqo Linux开发
【晒经典】倍频电路设计和移相器
本帖最后由 dontium 于 2015-1-23 12:59 编辑 ...
ssawee 模拟与混合信号
诺基亚N95_8G手机图纸
不知道是不是真的是N95 8G的,在别的论坛看到的,过来和朋友们分享一下。...
fengxin 模拟电子
PIC单片机程序开发环境应该用什么软件??
如题,求大神指点下、新手入门 ...
wang928537351 Microchip MCU
vxworks 如何设置文件系统为FAT12格式???
如题目所述,因为我的创建的ramdiskcbio文件系统不过几百K,所以想把它设置成FAT12格式,但不知道为什么,在文件系统格式化函数dosFsVolFormat的形参中并没有FAT12的宏定义,调用格式化函数后, ......
茵子 实时操作系统RTOS
xilinx ise 10.1 无法产生测试基准波形文件
前面的操作都没有问题,创建TBW文件单击“finish”后,就一直显示“Started : "Creating Tbw file".”,等了很久都没有反应,是什么原因啊,求解??...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2304  1147  2497  64  747  23  57  16  47  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved