电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SN75C091AFN

产品描述Bus Controller 68-PLCC 0 to 70
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小584KB,共106页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
敬请期待 详细参数 文档解析

SN75C091AFN概述

Bus Controller 68-PLCC 0 to 70

SN75C091AFN规格参数

参数名称属性值
Brand NameTexas Instruments
是否无铅含铅
是否Rohs认证不符合
零件包装代码LCC
包装说明QCCJ, LDCC68,1.0SQ
针数68
Reach Compliance Codenot_compliant
地址总线宽度5
最大时钟频率20 MHz
最大数据传输速率5 MBps
驱动器接口标准X3.131
外部数据总线宽度8
JESD-30 代码S-PQCC-J68
长度24.2316 mm
端子数量68
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装等效代码LDCC68,1.0SQ
封装形状SQUARE
封装形式CHIP CARRIER
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
认证状态Not Qualified
座面最大高度4.57 mm
最大压摆率30 mA
最大供电电压5.25 V
最小供电电压4.75 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度24.2316 mm
uPs/uCs/外围集成电路类型BUS CONTROLLER, SCSI
Base Number Matches1

文档解析

SN75C091A 是一款单端 SCSI 总线控制器芯片,专为连接微处理器子系统与 ANSI 小型计算机系统接口(SCSI)而设计。它支持 ANSI X3.131-1986 标准,可作为一个节点在最多八个设备的 SCSI 总线上通信,总线长度可达六米。该芯片适用于主机或外设应用场景,通过集成微处理器和 DMA 接口,简化系统集成并提升数据传输效率。核心功能包括处理 SCSI 总线协议,实现设备间的高效通信。 该芯片的 SCSI 总线接口支持发起者(INITIATOR)和目标(TARGET)功能,能自动执行仲裁、选择和重新选择过程。数据传输方面,它提供异步和同步模式,速率高达 5 MB/s,并支持可编程偏移量(最高 15)。片上集成 48-mA 收发器,减少外部组件需求。此外,可选奇偶校验生成、检查和透传功能增强数据可靠性,而两个 32 字节 FIFO(用于命令和消息预加载)优化了命令处理,减少微处理器干预。 整体架构基于命令序列器状态机,可激活子控制器(如 REQ/ACK 握手和仲裁控制器)执行多阶段命令。芯片采用低功耗 CMOS 技术,仅需单一 5V ±5% 电源供电,封装为 68 引脚 PLCC,确保在各种嵌入式系统中易于部署。SN75C091A 提供强大的微处理器接口能力,通过直接寻址的寄存器实现芯片控制,适用于多种系统配置。该接口支持非复用或复用地址/数据总线,可选地址锁存线简化设计。数据传输可通过 DMA 或程序 I/O 完成,中断驱动机制最小化主机轮询开销。芯片内置 24 位传输计数器,支持字节堆栈控制,适配 8 位、16 位、24 位和 32 位系统,无需外部逻辑即可连接 16 位系统。可选奇偶校验生成和检查功能提升数据完整性。 SCSI 总线接口符合 ANSI 标准,处理仲裁、选择和数据传输,支持高达 5 MB/s 的同步和异步速率。片上 32 字节接收和传输 FIFO 缓冲数据,减少微处理器负担。通用特性包括单 5V 电源操作和低功耗设计。命令执行由核心命令序列器管理,可处理多阶段序列,减少中断次数。中断控制逻辑监控状态变化,通过 INTRQ 信号或寄存器轮询报告事件。 芯片架构包括独立 DMA 接口,提供 DREQ 和 DACK 握手信号,便于连接外部 DMA 控制器。数据路径灵活,支持直接 8 位连接或通过字节堆栈扩展到更宽系统。寄存器文件涵盖控制、状态和配置,如传输状态、总线相位和同步设置寄存器。该设计优化了系统资源利用,适用于高可靠性应用。该 SCSI 总线控制器芯片的核心是其命令序列器状态机,它解释微处理器命令并激活子控制器执行 SCSI 操作。架构包括 SCSI REQ/ACK 握手控制器处理消息、命令、状态和数据传输,支持同步和异步模式;仲裁和选择控制器管理总线连接建立;32 字节 FIFO 缓冲数据,提升传输效率。微处理器接口提供寄存器访问,支持 DMA 或 PIO 数据传输,而 DMA 接口通过字节堆栈控制适配不同位宽系统。奇偶校验生成器/检查器覆盖 SCSI、DMA 和微处理器端口。 SCSI 接口特性包括 ANSI 标准合规性、发起者和目标角色支持、5 MB/s 数据传输速率,以及片上收发器。芯片通过可编程同步传输寄存器定义偏移量和传输周期,优化高速通信。内部寄存器文件包括 32 个寄存器,如命令、传输状态和中断状态寄存器,便于微处理器监控和控制操作。命令系统分为非中断命令(如芯片复位和 FIFO 清除)、单相中断命令(如选择和接收数据)和多相中断命令(如带 ATN 的选择和传输),提供灵活的事务管理。 通用设计采用单 5V 电源和 CMOS 技术,封装为 68 引脚 PLCC。数据路径示例展示直接连接或字节堆栈集成,减少外部组件。中断机制通过功能中断和错误中断寄存器报告事件,如选择、总线服务或奇偶错误。整体设计强调低功耗和高集成度,适用于嵌入式控制场景。

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2064  604  1574  2239  2711  1  42  23  59  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved