电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CY2SSTU877BVXC-32T

产品描述1.8V, 500MHz 10-Output JEDEC-Compliant Zero Delay Buffer
文件大小134KB,共8页
制造商SpectraLinear
官网地址http://www.spectralinear.com/
下载文档 选型对比 全文预览

CY2SSTU877BVXC-32T概述

1.8V, 500MHz 10-Output JEDEC-Compliant Zero Delay Buffer

CY2SSTU877BVXC-32T相似产品对比

CY2SSTU877BVXC-32T CY2SSTU877 CY2SSTU877BVXC-32 CY2SSTU877BVXI-32
描述 1.8V, 500MHz 10-Output JEDEC-Compliant Zero Delay Buffer 1.8V, 500MHz 10-Output JEDEC-Compliant Zero Delay Buffer 1.8V, 500MHz 10-Output JEDEC-Compliant Zero Delay Buffer 1.8V, 500MHz 10-Output JEDEC-Compliant Zero Delay Buffer
绝对值函数头文件是哪个?
keil...
huo_hu stm32/stm8
有没有做过滤波放大电路的啊?
有没有做过滤波放大电路的啊?...
雯雯 单片机
很高兴认识婷姐啊!!
很高兴认识婷姐啊!! 很高兴认识婷姐啊!!...
xzhspce 为我们提建议&公告
多参量调试信号源 电源供电部分原理图
+-15V给直流电压源部分3.3v:外围器件2.5v:ADUC7060 的VDDAVDD:ADUC7060的AVDD如有遗漏请大家提供宝贵意见及建议...
蓝雨夜 ADI参考电路
AD603手册上给的电路仿真不成功,出现失真,想问下怎么修改。
激光测距中需要用到AGC,用AD603 datesheet上给的电路搭的。红色圈圈不是我画的,百度文库手册上就是这样的。上图是我根据电路搭的仿真。输入为脉冲波,大概10KHZ左右(激光驱动波形频率大概就是这个)。幅度上AD500差不多就是几十mv到几百mv。我上面设的是低电平1v,高电平1.2v的脉冲波。从上到下分别是第一级AD603输入波形,第二级AD603输入波形,射随器输出波形,第二级AD6...
魔双月壁 模拟电子
夏宇闻老师谈FPGA学习整理
1. 必须清楚自己究竟适合不适合做工程师,看看自己的性格特点,是不是特别安静,又耐得住寂寞,因为FPGA工程师是一个很辛苦的工作,要不断地通过学习研究提升自己的设计水平,而且工程师需要经常性的熬夜加班敲写代码,如果没有一种耐得住寂寞的性格,FPGA工程师最好你不要去做.他不像作销售那样,动动嘴皮子就可以挣到大钱,FPGA工程师在初级阶段薪水也不会很高,但当你有了一定的工程经验和项目经验的时候,你的...
CMika FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 267  777  908  1273  1657 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved