电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB22M0000DG

产品描述LVDS Output Clock Oscillator, 22MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BB22M0000DG概述

LVDS Output Clock Oscillator, 22MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB22M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率22 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AD16怎样单独设置覆铜间距
各位工程师们,请教一个问题,Altium Designer 16中,怎么设置板子的覆铜间距呢?刚更新的版本,和原来不一样了,不会用了。{:1_133:} 谢谢各位了。 ...
kuailewangzi8 PCB设计
找尋TMDSPLCKIT 的long address
大家好 在GUI的介面中 他可以顯示以及設定PLC kit的long address 我希望能在ccs中寫一個程式讓kit A可以連接到我想要的long address 舉例來說 kit A long address:0000:0000:0000:0001 ......
lupin789 微控制器 MCU
多功能调试测试助手-完整程序工程包
多功能调试测试助手-完整程序工程包 环境说明: CubeSuites+ Applilet3 for RL78_G14 V2.00.00...
蓝雨夜 瑞萨MCU/MPU
从SRAM中启动用在什么场合?
也就是什么情况下应用从SRAM中启动? 上电时锁存boot,决定从何处启动,但此时SRAM中有程序么?...
niantianxia stm32/stm8
了解运放的指标
本帖最后由 dontium 于 2015-1-23 12:43 编辑 这是TI的技术文章Understanding Operational Amplifier Specifications。 文章讲了运放的原理、典型结构、指标要求等, 105994 ...
dontium 模拟与混合信号
隔壁看见个帖子 感觉还可以 毕竟每天都在那儿工作
这些工程师的工位,各具特色! 先看看程序员的工位 后面奉上各位大佬的工位 硬件工程师的工位 别走开哦 ↓↓↓ 最最常 ......
btty038 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2022  844  1815  2221  2441  53  13  57  11  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved