电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA1020M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1020MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KA1020M00DG概述

CMOS/TTL Output Clock Oscillator, 1020MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA1020M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1020 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
吐槽一下:BeagleBone Black玩起来真心不容易
1. 英蓓特出品的中国版BeagleBone Black省掉了板载调试接口。仅仅留出来JTAG口,还是贴片插针的,并且未焊接。 你需要自己寻找贴片插针,然后焊接。然后还需要自己准备调试器,XDS100V2或者XDS ......
azhiking DSP 与 ARM 处理器
【端午吃粽子】提前祝大家端午节快乐--晒晒你的粽子
端午假期到了,提前祝大家端午节快乐!~如果大家有喜欢吃的粽子,可以把照片发上来馋馋坛友哦!~...
wanghongyang 聊聊、笑笑、闹闹
每周一题,放松心情,开阔思维
该数学问题不需要高级的数学理论来解决,可能是相当简单或者适度的困难 出题者已经有意地避开了特别简单或者困难的问题 然而如果你没有解决数学问题的经验,那么解决这些问题可能有些麻烦 ......
se7ens 聊聊、笑笑、闹闹
学习 msp430
请问高手今天拿到了班子 ,msp430 怎么开始学习呀?...
zhanghaikuan 微控制器 MCU
电源模块热设计分析
摘要:一摸电源模块的表面,热乎乎的,模块坏了?!且慢,有一点发热,仅仅只是因为它正努力地工作着。但高温对电源模块的可靠性影响极其大!我们须致力于做好热设计,减小电源表面和内部 ......
木犯001号 PCB设计
我要把16路AD采样的信号量和摄像头传过来的二进制文件打包通过以太网发出去,
我要把16路AD采样的信号量和摄像头传过来的二进制文件打包通过以太网发出去,不强调实时性,功耗要低,选用哪种单片机或者ARM,AD是用内部还是外部芯片,精度要求高,用不用文件系统缓存一下, ......
阳光守望者 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1266  612  1988  2348  446  25  55  40  12  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved