电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

EDE5104AESK-4A-E

产品描述DDR DRAM, 128MX4, 0.6ns, CMOS, PBGA60, ROHS COMPLIANT, FBGA-60
产品类别存储    存储   
文件大小641KB,共65页
制造商ELPIDA
官网地址http://www.elpida.com/en
标准
下载文档 详细参数 选型对比 全文预览

EDE5104AESK-4A-E概述

DDR DRAM, 128MX4, 0.6ns, CMOS, PBGA60, ROHS COMPLIANT, FBGA-60

EDE5104AESK-4A-E规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码BGA
包装说明TFBGA, BGA60,9X11,32
针数60
Reach Compliance Codeunknown
ECCN代码EAR99
访问模式FOUR BANK PAGE BURST
最长访问时间0.6 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)200 MHz
I/O 类型COMMON
交错的突发长度4,8
JESD-30 代码R-PBGA-B60
JESD-609代码e1
长度11.5 mm
内存密度536870912 bit
内存集成电路类型DDR DRAM
内存宽度4
功能数量1
端口数量1
端子数量60
字数134217728 words
字数代码128000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度
组织128MX4
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装等效代码BGA60,9X11,32
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)260
电源1.8 V
认证状态Not Qualified
刷新周期8192
座面最大高度1.12 mm
自我刷新YES
连续突发长度4,8
最大待机电流0.008 A
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级OTHER
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度11 mm
Base Number Matches1

文档预览

下载PDF文档
DATA SHEET
512M bits DDR2 SDRAM
EDE5104AESK (128M words
×
4 bits)
EDE5108AESK (64M words
×
8 bits)
Description
The EDE5104AESK is a 512M bits DDR2 SDRAM
organized as 33,554,432 words
×
4 bits
×
4 banks.
The EDE5108AESK is a 512M bits DDR2 SDRAM
organized as 16,777,216 words
×
8 bits
×
4 banks.
They are packaged in 60-ball FBGA (µBGA
) package.
Features
Power supply: VDD, VDDQ
=
1.8V
±
0.1V
Double-data-rate architecture: two data transfers per
clock cycle
Bi-directional, differential data strobe (DQS and
/DQS) is transmitted/received with data, to be used in
capturing data at the receiver
DQS is edge aligned with data for READs: center-
aligned with data for WRITEs
Differential clock inputs (CK and /CK)
DLL aligns DQ and DQS transitions with CK
transitions
Commands entered on each positive CK edge: data
and data mask referenced to both edges of DQS
Four internal banks for concurrent operation
Data mask (DM) for write data
Burst lengths: 4, 8
/CAS Latency (CL): 3, 4, 5
Auto precharge operation for each burst access
Auto refresh and self refresh modes
Average refresh period
7.8µs at 0°C
TC
≤ +85°C
3.9µs at
+85°C <
TC
≤ +95°C
SSTL_18 compatible I/O
Posted CAS by programmable additive latency for
better command and data bus efficiency
Off-Chip-Driver Impedance Adjustment and On-Die-
Termination for better signal quality
Programmable RDQS, /RDQS output for making
×
8
organization compatible to
×
4 organization
/DQS, (/RDQS) can be disabled for single-ended
Data Strobe operation.
FBGA (µBGA) package with lead free solder
(Sn-Ag-Cu)
Document No. E0562E50 (Ver. 5.0)
Date Published May 2005 (K) Japan
Printed in Japan
URL: http://www.elpida.com
Elpida
Memory, Inc. 2004-2005

EDE5104AESK-4A-E相似产品对比

EDE5104AESK-4A-E EDE5104AESK-5C-E EDE5104AESK-6E-E
描述 DDR DRAM, 128MX4, 0.6ns, CMOS, PBGA60, ROHS COMPLIANT, FBGA-60 DDR DRAM, 128MX4, 0.5ns, CMOS, PBGA60, ROHS COMPLIANT, FBGA-60 DDR DRAM, 128MX4, 0.45ns, CMOS, PBGA60, ROHS COMPLIANT, FBGA-60
是否Rohs认证 符合 符合 符合
零件包装代码 BGA BGA BGA
包装说明 TFBGA, BGA60,9X11,32 TFBGA, BGA60,9X11,32 TFBGA, BGA60,9X11,32
针数 60 60 60
Reach Compliance Code unknown unknown unknown
ECCN代码 EAR99 EAR99 EAR99
访问模式 FOUR BANK PAGE BURST FOUR BANK PAGE BURST FOUR BANK PAGE BURST
最长访问时间 0.6 ns 0.5 ns 0.45 ns
其他特性 AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH
最大时钟频率 (fCLK) 200 MHz 267 MHz 333 MHz
I/O 类型 COMMON COMMON COMMON
交错的突发长度 4,8 4,8 4,8
JESD-30 代码 R-PBGA-B60 R-PBGA-B60 R-PBGA-B60
JESD-609代码 e1 e1 e1
长度 11.5 mm 11.5 mm 11.5 mm
内存密度 536870912 bit 536870912 bit 536870912 bit
内存集成电路类型 DDR DRAM DDR DRAM DDR DRAM
内存宽度 4 4 4
功能数量 1 1 1
端口数量 1 1 1
端子数量 60 60 60
字数 134217728 words 134217728 words 134217728 words
字数代码 128000000 128000000 128000000
工作模式 SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS
最高工作温度 85 °C 85 °C 85 °C
组织 128MX4 128MX4 128MX4
输出特性 3-STATE 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TFBGA TFBGA TFBGA
封装等效代码 BGA60,9X11,32 BGA60,9X11,32 BGA60,9X11,32
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 GRID ARRAY, THIN PROFILE, FINE PITCH GRID ARRAY, THIN PROFILE, FINE PITCH GRID ARRAY, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度) 260 260 260
电源 1.8 V 1.8 V 1.8 V
认证状态 Not Qualified Not Qualified Not Qualified
刷新周期 8192 8192 8192
座面最大高度 1.12 mm 1.12 mm 1.12 mm
自我刷新 YES YES YES
连续突发长度 4,8 4,8 4,8
最大待机电流 0.008 A 0.01 A 0.01 A
最大供电电压 (Vsup) 1.9 V 1.9 V 1.9 V
最小供电电压 (Vsup) 1.7 V 1.7 V 1.7 V
标称供电电压 (Vsup) 1.8 V 1.8 V 1.8 V
表面贴装 YES YES YES
技术 CMOS CMOS CMOS
温度等级 OTHER OTHER OTHER
端子面层 Tin/Silver/Copper (Sn/Ag/Cu) Tin/Silver/Copper (Sn/Ag/Cu) Tin/Silver/Copper (Sn/Ag/Cu)
端子形式 BALL BALL BALL
端子节距 0.8 mm 0.8 mm 0.8 mm
端子位置 BOTTOM BOTTOM BOTTOM
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
宽度 11 mm 11 mm 11 mm
Base Number Matches 1 1 1
平板电脑RK3288主控平台+2颗 LPDDR2(168ball)的模块设计
{:1_143:}新一块板子驾到~~管管我好不容易弄来的。。这个板子是PADS9.5绘制的,我这边没有PADS9.5软件,哪个好心的坛友动动手,转成别的版本,比如AD,传上来下呗。。 平板电脑RK3288主控平 ......
okhxyyo PCB设计
声光控楼道报时器
声光控楼道报时器...
lnspeed 工业自动化与控制
TX-1C型单片机实验板原理图(郭天祥)
这是一个号的资料,郭天祥老师亲自教的,现在的郭天祥已经发表啦许多视频资料,和许多产品。单片机开发板也是交给我们的资料,要的话,好好的收藏。 本帖最后由 linming123 于 2011-8-22 22:1 ......
linming123 PCB设计
有关MSP430FW42X的M-BUS通讯问题
请问在MSP430FW427进行M-BUS通讯时,通讯总线应该接到单片机的哪两个口线上?在MSP430F449中是接到了串口上,但是427没有串行接口,那应该怎么办? 多谢指教!...
dld2 微控制器 MCU
提供wince下的flash插件以及flash播放器
如题!有意者请联系QQ:602483722...
2008pcu 嵌入式系统
男人请谢谢在你20多岁时曾经陪在你身边的女人
刚在查看帖子的时候,看到烟雨在签到中说道:男人要永远感谢在他20多岁的时候曾经陪在他身边的女人。因为20多岁的男人处在一生中的最低点,没钱、没事业;而20多岁的女人却是她最灿烂的时候。 ......
maylove 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1507  859  314  1281  1721  53  7  37  48  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved