电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCA49.408/25.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACCA49.408/25.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCA49.408/25.000规格参数

参数名称属性值
包装说明SON,
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
自制高效电动车电瓶修复器
同事花80元在市场购得一款电动车蓄电池修复器,经使用效果并不明显。我剖析了一下其电路构成,发现其修复用高压高频脉冲靠震荡电路及自感升压线圈来实现。因频率的限制自感升压线圈不可能做的很 ......
程序天使 DIY/开源硬件专区
【讲座】波导缝隙天线的设计和仿真
32734 波导馈电的缝隙阵天线自第二次世界大战以后有很大发展。它广泛用于各种领域: 1、地面、舰载、机载雷达 2、导航雷达 3、气象雷达 4、雷达信标天线LL ……………………………… ......
老夫子 无线连接
Cyclone V Kit试用
试用Cyclone V开发板现要做的一款板卡,用于测试PXI和PXIe机箱的功能。并要求该板卡成本低,因此对于PCI接口考虑去掉桥芯片,自己做软核;对于PCIe以前使用的是Xilinx的Spartan 6,但此款芯片只 ......
烟波钓徒 FPGA/CPLD
WIFI 6要来了,你了解它了吗?
WIFI 联盟也在近日开启了 WIFI 6 认证计划。这将带来一波更新设备的浪潮,它们兜售新的无线功能,将为下一代网络带来更快的速度和更少的拥塞。但你真的了解 WIFI 6 吗? 从技术上讲,W ......
alan000345 无线连接
winCE 数据库开发问题
winCE用哪种数据库开发比较好? 要求是这样的 1.开发出来的产品有商业目的的,所以不想使用一些需要授权的数据库 2.winCE平台下的这个小程序打算使用.net2003来开发,是在winCE4.0以上的平台上 ......
guweijie_gg 嵌入式系统
巧用Altium Designer SCH导出FPGA引脚分配
过去蛋疼的手动一个个分配FPGA的引脚,最近才发现自己是多么的可笑!!!Altium Desiger必然能输出引脚分配的网表啊,那岂不是只要导出顶层FPGA电路的Netlist,就可以得到FPGA IO的引脚分配?? ......
ohahaha PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1796  34  1248  1292  145  14  49  35  16  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved