电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB382M000DG

产品描述LVPECL Output Clock Oscillator, 382MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB382M000DG概述

LVPECL Output Clock Oscillator, 382MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB382M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率382 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
vxworks6.6如何使用特权级
如题。vxworks6.6已经实现的内核与用户空间的隔离。好像是通过系统调用来实现提供服务,系统调用一般要使用特权级来实现。 请问这个特权级应该如何来使用,怎么设计,如何来比较谁跟谁比较。如 ......
gsypuma 实时操作系统RTOS
怎么理解Howland电路
这是一张运放搭建的电路,使用虚短和虚断的方法可以分析流过RL的电流和RL的阻值无关,只和V2/R3有关。 493615下图是由麻省理工学院Brad Howland发明的运放电流源电路。同样使用虚短和虚断的 ......
bigbat 模拟电子
负反馈 小议
①单个 1Ω ②50个 50Ω 並联 ③单个 50Ω/(1+β),β=49,Ube≈0V 三种方案,虽等值,但不等效! 261348...
hk6108 模拟电子
关于74LS138的问题.
在我的设计中,首先扩充了一片6264(单片机用到P0.P2口,用了一个锁存74LS373.一个译码74LS138.地址线选用A13.A14.A15) 但是,我的设计还需要再用一片 ......
climbar 嵌入式系统
想交个懂单片机的朋友
因为我才刚刚学到51单片机的模数转换,CPLD,VHDL还没有学,有时会遇到些问题,所以想交个懂这方面的朋友,也不需要是高手,比我强就OK了,论坛上发不了图,所以有些问题说不清楚,只好在QQ ......
lightofficer 嵌入式系统
出师表《80后传》
夫80后者, 初从文, 未及义务教育之免费, 不见高等院校之分配, 适值扩招, 过五关, 斩六将, 硕博相继, 寒窗数载, 二十四乃成, 负债十万。 觅生计, 背井离乡, ......
emily 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1146  52  2522  1751  1839  39  19  32  34  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved