电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB291M000DG

产品描述LVPECL Output Clock Oscillator, 291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB291M000DG概述

LVPECL Output Clock Oscillator, 291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB291M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率291 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Protel教程——练习与例题
Protel教程——练习与例题...
fzm_arm PCB设计
放大器输入偏置电流和失调电流的极性
输入偏置电流Ib=((I+)+(I-))/2,失调电流Ios=|(I+)-(I-)|。这里的同相输入端和反相输入端的电流极性怎么判断。这里的是代数和还是矢量和。比如偏置电流同相输入端和反相输入端的都是从外部 ......
世界的城 模拟电子
一个奇怪的问题
我从网上下载了一个压缩文件到D盘,解压缩后,另存到F盘下,可是在F盘却看不到保存的文件,文件夹选项设置了显示所有文件和文件夹,搜索也搜索不到保存的文件,但是再次保存在F盘下,保存对话框 ......
songguoda 嵌入式系统
1602引脚设计的巧妙之处,意外收获!
:)今天帮一个朋友调试1602的液晶,话说看程序看了半天愣是没发现什么错误啊!悲剧啊!后来突然想起来会不会是液晶插反了,于是更换了方向:lol 就好了。:Sweat: 在反过来插的时候,还用万用 ......
小小白 51单片机
单片机的精确延时问题,请各位作答!
最近学习单片机,因为要用到红外解码,所以对单片机的延时要求特别高,找了很久,问了许多人,看了很多代码,到处都是用for循环来进行延时(用c51的c语言),好好想了想,这样作只能在对延时精度 ......
byahui 嵌入式系统
数字信号处理算法逻辑概念
数字信号处理算法逻辑概念 本帖最后由 白丁 于 2013-7-18 21:38 编辑 ]...
白丁 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1411  1031  1679  2464  754  28  46  39  7  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved