电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA65M0000DGR

产品描述LVPECL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA65M0000DGR概述

LVPECL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA65M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率65 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
视频光端机最新技术趋势展望
目前模拟视频光端机的用量最大,模拟光端机的用量仍占整个市场的20-30%。 顺应近年数字化发展的潮流,数字光端机最近两三年被炒得非常火热。 视频光端机与模拟光端机相比,数字视频光端机在 ......
cobble1 工业自动化与控制
TCPMP编译问题
我现在正用EVC编译TCPMP,按照README文件编译通过WCE emulator,可以播放AVI,MPE文件。但是WCE ARMV4版本却编不过。开始有96个错误,后来我换了Armasm.exe后,还有50个错误: Performing Cust ......
qianlongwuyong 嵌入式系统
【竞猜】世界杯四强,有好礼相送!
世界杯小组赛即将结束啦,我们送走了法国和意大利,却迎来了新西兰等16强新面孔。也许有人说乌拉圭狗屎运直接被保送进四强,也许有人说荷兰会创造历史,也许有人会说韩日能再续亚洲奇迹,也许有 ......
EEWORLD社区 聊聊、笑笑、闹闹
STM8A在16MHz以上需要插入1waitstate,是否导致运行变慢?
比如:晶体是18.432MHz,增加1waitstate后,是否内部变成9.216MHz?如果不是,请解释1waitstate的真正含义,以及为什么需要1waitstate...
t63056 stm32/stm8
51单片机 按键检测
/******************************************************************** * 文件名 : 矩阵键盘.c * 描述 : 该文件实现了 4 * 4 键盘的试验。通过数码管的最后两位来显示当前的按键值。 ......
pkvpk 嵌入式系统
高度定位控制和测量
26298...
15075018luerdu 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2040  2891  448  909  966  49  42  11  36  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved