电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC808M000DG

产品描述LVDS Output Clock Oscillator, 808MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FC808M000DG概述

LVDS Output Clock Oscillator, 808MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC808M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率808 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
eZ430-RF2500试用心得(三)—字斟句酌读例程 呕心沥血写心得
从拿到开发板到现在已经过去十来天了,经过一堆杂事、数番折腾和各种挫折,经历了肉体的劳苦奔波和精神的打击折磨,终于解决了前一阶段的大部 分问题,可以开始正是实验和学习开发板了!现在我 ......
wwh19910609 微控制器 MCU
芯片拆不下来
STM32F746GDiscovery的外部FLASH坏了,想要换一个新的,但是用风枪吹不下来,一共吹了两次,就是死活吹不下来。第一次吹的时候,忘记把液晶屏换下来,结果吹完就废了:Cry:。现在我还得换液晶屏{ ......
ilovefengshulin 以拆会友
讨论
基于TPA3112D1PWPR D类 音频功放,谁可以设计...
gao512346400 模拟电子
一定要看的无人机原理总结(四)无人机的专业术语
航拍无人机只能是多旋翼?Parrot站出来不服并且扔给了你一台固定翼的Parrot Disco······ 对,没错,跳舞的那个迪斯科(Disco)。 不如跳舞,飞飞机不如跳舞~ http://www.djitx.c ......
兰博 电子竞赛
纯电动汽车正面碰撞概念设计
本帖最后由 qwqwqw2088 于 2018-4-14 22:41 编辑 1 概述 纯电动汽车为保证续航里程,搭载了大容量锂离子电池,电池重达数百公斤,因此整车质量较传统燃油车有较大增加,比同级别传统 ......
qwqwqw2088 模拟与混合信号
修改终端输入的问题
我在弄一个终端的程序 通过fgets()来获取用户的输入 现在的问题是,用户输入数据之后,不能对输入的数据进行修改 如果使用"...
toff 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1255  1710  2413  2073  2355  50  29  40  38  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved