电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24WC33X-1.8REVB

产品描述EEPROM, 4KX8, Serial, CMOS, PDSO8, LEAD AND HALOGEN FREE, SOIC-8
产品类别存储    存储   
文件大小399KB,共10页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
标准
下载文档 详细参数 全文预览

CAT24WC33X-1.8REVB概述

EEPROM, 4KX8, Serial, CMOS, PDSO8, LEAD AND HALOGEN FREE, SOIC-8

CAT24WC33X-1.8REVB规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码SOIC
包装说明SOP,
针数8
Reach Compliance Codeunknown
ECCN代码EAR99
最大时钟频率 (fCLK)0.1 MHz
JESD-30 代码R-PDSO-G8
JESD-609代码e3
长度4.9 mm
内存密度32768 bit
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量8
字数4096 words
字数代码4000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4KX8
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行SERIAL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.75 mm
串行总线类型I2C
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)1.8 V
标称供电电压 (Vsup)3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度3.9 mm
最长写入周期时间 (tWC)10 ms
Base Number Matches1

文档预览

下载PDF文档
CAT24WC33/65
32K/64K-Bit I
2
C Serial CMOS EEPROM
FEATURES
I
400 KHz I
2
C Bus Compatible*
I
1.8 to 6 Volt Read and Write Operation
I
Cascadable for up to Eight Devices
I
32-Byte Page Write Buffer
I
Self-Timed Write Cycle with Auto-Clear
I
8-Pin DIP or 8-Pin SOIC
I
Schmitt Trigger Inputs for Noise Protection
I
Zero Standby Current
H
LOGEN
FR
A
EE
LE
A
D
F
R
E
E
TM
I
Commercial, Industrial and Automotive Tem-
perature Ranges
I
Write Protection
–Bottom 1/4 Array Protected When WP at V
IH
I
1,000,000 Program/Erase Cycles
I
100 Year Data Retention
DESCRIPTION
The CAT24WC33/65 is a 32K/64K-bit Serial CMOS
E
2
PROM internally organized as 4096/8192 words of 8
bits each. Catalyst’s advanced CMOS technology sub-
stantially reduces device power requirements. The
CAT24WC33/65 features a 32-byte page write buffer.
The device operates via the I
2
C bus serial interface and
is available in 8-pin DIP or 8-pin SOIC packages.
PIN CONFIGURATION
DIP Package (P, L)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
BLOCK DIAGRAM
EXTERNAL LOAD
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
256
SENSE AMPS
SHIFT REGISTERS
SOIC Package (J, W, K, X)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
SDA
START/STOP
LOGIC
E
2
PROM
XDEC 128/256 128/256 X 256
WP
CONTROL
LOGIC
PIN FUNCTIONS
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
Function
Device Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+1.8V to +6V Power Supply
Ground
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
HIGH VOLTAGE/
TIMING CONTROL
DATA IN STORAGE
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 2004 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
Doc. No. 1049, Rev. B
1
请问板子带的Control Panel怎么用
近期开始玩Multi_Touch LCD,这个触摸屏给的光盘里说首先要把图片下载到FLASH里面,下载的方法是通过Control Panel,但是我看了一下那个Control Panel的PDF文档,上面说需要一个显示屏来显示这个 ......
xuyuhua123 FPGA/CPLD
9B96板子太贵,给推荐个便宜点儿板子
9B96板子太贵,给推荐个便宜点儿板子...
wzp2007 微控制器 MCU
问一个51经485和电脑通信的问题
c51经过485-232口和pc连接 第一次调试 弄不出来 要求电脑上发一个数字 单片机返回一个数字 用的是串口助手 帮看看程序该怎么写吧 水平实在太差 没接触过 谁帮我改正一下吧 ......
tongyaobin 嵌入式系统
北京汽车研究总院有限公司诚招汽车电子相关领域人才
北京汽车研究总院有限公司是立足自主品牌汽车技术研发的企业,因项目需要,现急招汽车电子相关领域人才,基本要求如下: 1、本科及以上学历,汽车、电子、及其他专业有过相关项目经验,有 ......
bigproblem 嵌入式系统
Altium Designer:看FPGA如何连结上PCB!FPGA与PCB的协同设计方案
FPGA 与 PCB 的协同设计方案: 我们知道在 FPGA 功\能开发完成后还须开发对应的功\能电路板。在 PCB 设计中常常为了减少绕线、脚位互换并且能够与 FPGA 讯号脚位重新配置的相互配合而花费不少 ......
wanggq FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2462  1933  1442  1131  2876  27  51  54  43  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved