电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC371M000DG

产品描述LVDS Output Clock Oscillator, 371MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC371M000DG概述

LVDS Output Clock Oscillator, 371MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC371M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率371 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
刚学者的迷茫
本人对嵌入式有点感觉。不知如何才是有效的学习顺序。有很多的书很难选择的?谢谢 ...
gjfzb 嵌入式系统
TI C2000 32 位Piccolo F2805x MCU 简化电机控制设计
新型 Piccolo F2805x 微控制器将许多模拟组件紧凑封装在芯片上以提高系统效率,减少分立部件的数量。借助可采用 C 语言进行编程的控制律加速器 (CLA) 片上协处理器,Piccolo F2805x 微控制器可 ......
fish001 微控制器 MCU
Analog Filter Wizard ADI在线滤波器计算工具
Analog Filter Wizard ADI在线滤波器计算工具 推荐一下 低通 高通 带通 可以帮你计算出来。 http://www.analog.com/designtools/en/filterwizard/#/type ...
damiaa ADI 工业技术
IIC上拉电压
各位大侠,我有个困扰。 我在用一颗温湿度传感器,该传感器是3.3V供电的,接口是IIC。我用的MCU是5V供电的。MCU和sensor之间通过IIC通讯。 如果IIC总线上拉到3.3V,我担心MCU不能识别电平 ......
woody_chen 单片机
TI 中国大学计划20周年官网“幸运雨”了,你还不来抢?
活动详情>>TI 中国大学计划20周年官网“幸运雨”了,你还不来抢? 进入活动页面点击任意超链进入TI 中国大学计划,都有可能遇到“幸运雨”——礼品; 262220 ...
EEWORLD社区 TI技术论坛
微波射频芯片与分立元件的使用区别
以前一直从事微波系统设计,基本上没有pcb电路设计基础。现在开始从事RF设计,接触了很多微波集成芯片,感觉比以前所用的分立元件方便多了,价格优势也十分的明显。指示性能指标要差一些。想请 ......
banana 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2281  1143  1385  1086  1671  13  15  24  32  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved