电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

2225B500156MXRLW005

产品描述Ceramic Capacitor, Multilayer, Ceramic, 50V, 20% +Tol, 20% -Tol, X7R, 15% TC, 15uF, Surface Mount, 2225, CHIP
产品类别无源元件    电容器   
文件大小160KB,共7页
制造商Syfer
下载文档 详细参数 全文预览

2225B500156MXRLW005概述

Ceramic Capacitor, Multilayer, Ceramic, 50V, 20% +Tol, 20% -Tol, X7R, 15% TC, 15uF, Surface Mount, 2225, CHIP

2225B500156MXRLW005规格参数

参数名称属性值
包装说明, 2225
Reach Compliance Codecompliant
ECCN代码EAR99
电容15 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
JESD-609代码e4
制造商序列号2225
安装特点SURFACE MOUNT
多层Yes
负容差20%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法TR, 13 INCH
正容差20%
额定(直流)电压(URdc)50 V
尺寸代码2225
表面贴装YES
温度特性代码X7R
温度系数15% ppm/°C
端子面层SILVER
端子形状GULL WING
Base Number Matches1

文档预览

下载PDF文档
Surface Mount
Capacitors
Chip Capacitors
Stacked Chip
C0G/X7R
Introduction
These ranges of both High Capacitance and High Voltage Multilayer
ceramic capacitor assemblies are designed for use in high frequency
switched mode power supplies, DC-DC converters and similar
applications.
Low ESR and low ESL are inherent in the design giving the
assemblies a high current capability up to 1MHz and offer far
superior performance than either aluminium or tantalum electrolytic
capacitors.Various lead options are available, making them suitable
for mounting on ceramic substrate or epoxy printed circuit boards.
Summary of Standard Range
Chip sizes covered
Working Voltages
Capacitance Range
1812; 2220; 2225; 3640; 5550; 8060.
50V to 2kV as standard.
39pF to 1.8µF in Ultra Stable COG Dielectric
820pF to 68µF in Stable X7R Dielectric.
Special chip sizes, working voltages, capacitance values and specific
custom requirements will be considered. Please refer all enquiries to
the Sales Office.
Available Lead Options
‘N’ Lead
‘J’ Lead
‘L’ Lead
‘S’ Lead
(DIL Package)
Note: Not all lead options are available with all chip sizes.
Check specific assembly drawings for available options.
Leaded assembly dimensions
Dimensions (mm)
3640
W
max
C
nom
L
max
No. of leads per side
11.5
9.2
11.7
4
5550
14.0
14.0
16.5
5
8060
16.5
20.3
22.8
6
Max Stack Height (H)
No. of Chips
Range
(size)
< 2225
> 3640
< 2225
> 3640
< 2225
> 3640
< 2225
> 3640
< 2225
> 3640
‘N’ Unleaded
Assemblies
N/A
N/A
5.25
N/A
7.75
N/A
10.25
N/A
12.75
N/A
‘J’ & ‘L’ leaded
Assemblies
4.5
5.5
7.0
8.75
9.5
12.0
12.0
15.25
14.5
18.5
‘S’ leaded
Assemblies
N/A
3.25
N/A
6.75
N/A
10.0
N/A
13.25
N/A
16.5
1
2
3
4
5
STACKCHIPS.ver1
低价转让fpga开发板
1.jpg (22.51 KB) 2010-9-21 11:23 2.jpg (19.75 KB) ......
wangrui123x FPGA/CPLD
强电磁干扰问题的解决办法
由于发电厂或变电站高压电力线密集,空间电磁干扰和电源窜入干扰特别严重,为了电源模块正常工作,提高其抗干扰能力,解决措施如下: (1)各工作电源,首先经电磁兼容滤波器滤波,再由直流变 ......
xieking 电源技术
PSD813F2在FPGA配置中的应用
摘要:可编程外围器件PSD应用于单片机系统后,简化了单片机外围电路的设计,增加了系统的可靠性;利用PSD与单片机组成的系统,通过计算机串口对FPGA进行实时在线编程、仿真和配置。 关键词:可 ......
maker FPGA/CPLD
机房监控
机房监控机房监控JCD-PSMS8.0监控项目:1、供配电监控市电输入交流监控三相电压、电流、有关功率、功率因数等;以及对配电柜内8个开关进行监控,可查看所监测配电 线路的参数。相应的参数应存 ......
yang22546 嵌入式系统
ARM Corte-M3内核微控制器快速入门与应用
31318 31319 31320 本帖最后由 小瑞 于 2009-12-1 09:27 编辑 ]...
小瑞 单片机
先谢谢看贴的人了,,呵呵
各位老大,我做的管道检测课题需要对采集的信号进行带通滤波,频率为150hz-700赫兹,请问这样的滤波器怎么设计啊,而且滤波要求挺高,阻带衰减越快越好。谢谢了。另外,可以在此频带设计自动增 ......
fengshu DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1603  1768  129  2181  2625  47  48  57  1  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved