电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

UL62H256AS1K55G1

产品描述Standard SRAM, 32KX8, 55ns, CMOS, PDSO28, 0.330 INCH, SOP-28
产品类别存储    存储   
文件大小83KB,共9页
制造商Zentrum Mikroelektronik Dresden AG (IDT)
标准
下载文档 详细参数 全文预览

UL62H256AS1K55G1概述

Standard SRAM, 32KX8, 55ns, CMOS, PDSO28, 0.330 INCH, SOP-28

UL62H256AS1K55G1规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码SOIC
包装说明SOP,
针数28
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间55 ns
JESD-30 代码R-PDSO-G28
JESD-609代码e3
长度18.1 mm
内存密度262144 bit
内存集成电路类型STANDARD SRAM
内存宽度8
湿度敏感等级3
功能数量1
端子数量28
字数32768 words
字数代码32000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织32KX8
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度2.54 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度8.75 mm
Base Number Matches1

文档预览

下载PDF文档
UL62H256A
Low Voltage Automotive Fast 32K x 8 SRAM
Features
F
32768 x 8 bit static CMOS RAM
F
35 and 55 ns Access Time
F
Common data inputs and
F
F
Description
go High-Z until the new information
is available. The data outputs have
no preferred state. The Read cycle
is finished by the falling edge of W,
or by the rising edge of E, respec-
tively.
Data retention is guaranteed down
to 2 V. With the exception of E, all
inputs consist of NOR gates, so
that no pull-up/pull-down resistors
are required.
F
F
F
F
F
F
F
F
The UL62H256A is a static RAM
manufactured using a CMOS pro-
cess technology with the following
operating modes:
data outputs
- Read
- Standby
Three-state outputs
- Write
- Data Retention
Typ. operating supply current
The memory array is based on a
35 ns: 45 mA
6-Transistor cell.
55 ns: 30 mA
Standby current < 40 µA at 125 °C The circuit is activated by the fal-
ling edge of E. The address and
TTL/CMOS-compatible
control inputs open simultaneously.
Power supply voltage 3.3 V
According to the information of W
Operating temperature range
-40 °C to 85 °C
and G, the data inputs, or outputs,
-40 °C to 125 °C
are active. In a Read cycle, the
data outputs are activated by the
CECC 90000 Quality Standard
falling edge of G, afterwards the
ESD protection > 2000 V
(MIL STD 883C M3015.7)
data word will be available at the
outputs DQ0-DQ7. After the
Latch-up immunity >100 mA
address change, the data outputs
Package: SOP28 (300/330 mil)
Pin Configuration
Pin Description
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
DQ0
DQ1
DQ2
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
VCC
W
A13
A8
A9
A11
G
A10
E
DQ7
DQ6
DQ5
DQ4
DQ3
Signal Name
A0 - A14
DQ0 - DQ7
E
G
W
VCC
VSS
Signal Description
Address Inputs
Data In/Out
Chip Enable
Output Enable
Write Enable
Power Supply
Voltage
Ground
SOP
21
20
19
18
17
16
15
Top View
July 15, 2002
1
fully threaded的意思?
在windows CE5.0帮助文档的SD卡驱动的说明中有这么一句:The client driver interface allows a client driver to scale from a simple, synchronously accessed storage card driver to a full ......
1984dlq 嵌入式系统
飞来的横祸--让我对“云计算”初窥门径
“天有不测风云,人有旦夕祸福。”这句话说得真是精辟!前一阵子顺风顺水,想啥来啥,最近就悲催了,飞来横祸,但是也让我对最近很火的“云计算”有初窥门径,通过云计算终端的产品在医疗行业的 ......
yedaiqun 医疗电子
用FPGA中矩阵的输入问题。
我现在要做一个4*4矩阵的运算,先要把矩阵输入到寄存器中(verilog没有二维的概念),然后对这些寄存器进行运算。我的想法是输入的时候一列一列输入,矩阵输入完全再进行计算。我问的是如何对矩 ......
eeleader FPGA/CPLD
C6000的TMS320系列中断问题
TMS320C6000系列中断设置的简明方法。通过示例定时器中断,MCBSP串口接收中断及外部中断这三种中断实现过程,介绍如何实现中断各个寄存器的配置,中断向量表书写以及中断服务函数。最后提供一个 ......
Jacktang 微控制器 MCU
MOS管衬底的作用
如题,MOS管的衬底有什么用? N型和P型衬底的区别是什么? ...
南工小王子 模拟电子
LM3S9B96能识别内核ID,FLASH无法下载
RT,之前用的好好的,突然就烧不进去了,但是用HJTAG能识别内核ID 求救啊:(:(...
wangkang00288 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2642  1563  2198  576  1270  27  13  7  21  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved