电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V67803S133BGI

产品描述Standard SRAM, 512KX18, 4.2ns, CMOS, PBGA119
产品类别存储    存储   
文件大小424KB,共23页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

71V67803S133BGI概述

Standard SRAM, 512KX18, 4.2ns, CMOS, PBGA119

71V67803S133BGI规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
包装说明BGA, BGA119,7X17,50
Reach Compliance Codenot_compliant
最长访问时间4.2 ns
最大时钟频率 (fCLK)133 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B119
JESD-609代码e0
内存密度9437184 bit
内存集成电路类型STANDARD SRAM
内存宽度18
湿度敏感等级3
端子数量119
字数524288 words
字数代码512000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织512KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA119,7X17,50
封装形状RECTANGULAR
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源3.3 V
认证状态Not Qualified
最大待机电流0.07 A
最小待机电流3.14 V
最大压摆率0.28 mA
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
256K X 36, 512K X 18
IDT71V67603/Z
3.3V Synchronous SRAMs
IDT71V67803/Z
3.3V I/O, Burst Counter
Pipelined Outputs, Single Cycle Deselect
Features
256K x 36, 512K x 18 memory configurations
Supports high system speed:
– 166MHz 3.5ns clock access time
– 150MHz 3.8ns clock access time
– 133MHz 4.2ns clock access time
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte
write enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
3.3V I/O supply (V
DDQ
)
Packaged in a JEDEC Standard 100-pin thin plastic quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch
ball grid array (fBGA).
Description
The IDT71V67603/7803 are high-speed SRAMs organized as
256K x 36/512K x 18. The IDT71V67603/7803 SRAMs contain write,
data, address and control registers. Internal logic allows the SRAM to
generate a self-timed write based upon a decision which can be left until
the end of the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V67603/7803 can provide four cycles of
data for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will be pipelined for one
cycle before it is available on the next rising clock edge. If burst mode
operation is selected (ADV=LOW), the subsequent three cycles of output
data will be available to the user on the next three rising clock edges. The
order of these three addresses are defined by the internal burst counter
and the
LBO
input pin.
The IDT71V67603/7803 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm 100-
pin thin plastic quad flatpack (TQFP), a 119 ball grid array (BGA) and a 165
fine pitch ball grid array (fBGA).
Pin Description Summary
A
0
-A
18
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Asynchronous
Synchronous
N/A
N/A
5310 tbl 01
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V67802.
FEBRUARY 2009
1
©2007 Integrated Device Technology, Inc.
DSC-5310/07
LPS22HH设置Autozero时遇到问题
之前做气压计算高度时用的是通过单片机实现自动归零 https://bbs.eeworld.com.cn/thread-1091978-1-1.html 其实LPS22HH本身就有自动归零功能,用起来比单片机存储更方便 今天在测试LPS ......
littleshrimp MEMS传感器
紧急求助--符号重定义symbol _txevent_data is defined multiple times
我的开发环境是CCS3.3.82,使用的仿真器是XDS560PLUS,使用的芯片是OMAPL138,开发环境是WINDOWS XP。 编译程序时候,出现的问题如下: "C:\CCStudio_v3.3\C6000\cgtools\bin\cl6x" -@"Debug.l ......
fg2fg3 工业自动化与控制
TPS54331 dsp电源设计流程
TPS54331 dsp电源设计流程 TPS54331电源设计流程是参照多个文档总结出来的,后来查看其他电源芯片设计时发现笔记里的流程有些问题,包括TI的多个电源数据手册里面的计算方法和参数甚至公式也有 ......
Jacktang DSP 与 ARM 处理器
【大学生电子竞赛题目分析】——2015年全国赛E题《80MHz~100MHz频谱分析仪》
本帖最后由 gmchen 于 2022-2-17 14:29 编辑 一、任务 设计制作一个简易频谱仪。频谱仪的本振源用锁相环制作。频谱仪的基本结构图如图所示。 588559 二、要求 1、基本要 ......
gmchen 电子竞赛
“印象测试”微视频征集令 入围即有奖【是德科...
活动页面:https://www.eeworld.com.cn/huodong/Vedio_Kesysight_20160301/ :Laugh:是德科技感恩月活动第三篇章:“印象测试”微视频征集 入围即有奖 {:1_86:}期待工程师们的拍摄的微视频作 ......
EEWORLD社区 测试/测量
初学51大家来看看我说的对吗?
假如,我想自己做一个流水灯(实物)。类似于广告牌子上面的流水灯。 是不是需要以下条件。 我用的是STC89C52。 1:编程器。利用STC-ISP软件将 V2编写的HEX文件写入STC89C52里面。 2 ......
a7972766 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2710  2380  1886  763  133  21  25  15  43  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved