电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC1050M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1050MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC1050M00DG概述

CMOS/TTL Output Clock Oscillator, 1050MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC1050M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1050 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
继续请教,这个程序最后一个问题了
又是老问题了,总说我丢失“;”,可问题是我确实没丢失啊!哪位对此类问题精通指教指教啊!谢谢了!...
yepengju 嵌入式系统
VHDL语言100例
不错的资料哦 VHDL语言100例 第1例 带控制端口的加法器 第2例 无控制端口的加法器 第3例 乘法器 第4例 比较器 第5例 二路选择器 第6例 寄存器 第7例 移位寄存器 第8例 综合单元库 第9 ......
马子007 FPGA/CPLD
2440 点1024X600 的LVDS屏,VCLK的设置问题?
1024X600X60=36.8MHZ.也就是说正常情况下,设置VCLK为36.8MHZ.显示效果正常。 由于HCLK为100MHZ,VCLK=HCLK/(clkval+1)/2所以只能设置成50,25或者更小。 发现设成25的时候已经很清除了,但是 ......
zhulide 嵌入式系统
一起环游世界吧
一起环游世界吧 一直暗恋一女生,她的签名是:最大的梦想是两人一狗环游世界。 一天,我终于鼓起勇气对她说:“我和你的梦想一样啊,以后我们一起环游世界吧!”然后她很快就答 ......
Crazy_HUA 聊聊、笑笑、闹闹
51多机通信处理
一台PC上接了10个串口,接10台8051 它们之后如何通信 有人说分地址可以解决,分地址是不是这个意思: PC机收/发信处时带唯一地址号,PC发信息时信息会从与PC连接的所有串口发出,但从机会根据地 ......
linguoxian 嵌入式系统
整流输出全桥式变压器开关电源 开关电源原理与设计(连载44)
1-8-3-2.整流输出全桥式变压器开关电源 图1-48是全波整流输出全桥式变压器开关电源工作原理图;图1-49是输出电压可调的全桥式变压器开关电源工作原理图。 整流输出全桥式变压器开关电源的工 ......
noyisi112 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1671  636  2307  2480  1265  23  47  43  22  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved