IC PALETTE-DAC DSPL CTLR, MDIP46, 2.300 X 1.500 INCH, METAL, HYBRID PACKAGE-46, Display Controller
| 参数名称 | 属性值 |
| 是否Rohs认证 | 不符合 |
| 零件包装代码 | DIP |
| 包装说明 | 2.300 X 1.500 INCH, METAL, HYBRID PACKAGE-46 |
| 针数 | 46 |
| Reach Compliance Code | not_compliant |
| 地址总线宽度 | 8 |
| 外部数据总线宽度 | 8 |
| JESD-30 代码 | R-MDIP-P46 |
| JESD-609代码 | e0 |
| 端子数量 | 46 |
| 封装主体材料 | METAL |
| 封装代码 | DIP |
| 封装形状 | RECTANGULAR |
| 封装形式 | IN-LINE |
| 峰值回流温度(摄氏度) | NOT SPECIFIED |
| 认证状态 | Not Qualified |
| 座面最大高度 | 5.86 mm |
| 最大供电电压 | -5.45 V |
| 最小供电电压 | -4.95 V |
| 标称供电电压 | -5.2 V |
| 表面贴装 | NO |
| 技术 | CMOS |
| 端子面层 | Tin/Lead (Sn/Pb) |
| 端子形式 | PIN/PEG |
| 端子节距 | 2.54 mm |
| 端子位置 | DUAL |
| 处于峰值回流温度下的最长时间 | NOT SPECIFIED |
| 宽度 | 33.02 mm |
| uPs/uCs/外围集成电路类型 | DISPLAY CONTROLLER, PALETTE DAC |
| Base Number Matches | 1 |
| HDL-3806BM | HDL-3806CM | HDL-3805BM | |
|---|---|---|---|
| 描述 | IC PALETTE-DAC DSPL CTLR, MDIP46, 2.300 X 1.500 INCH, METAL, HYBRID PACKAGE-46, Display Controller | IC PALETTE-DAC DSPL CTLR, MDIP46, 2.300 X 1.500 INCH, METAL, HYBRID PACKAGE-46, Display Controller | IC PALETTE-DAC DSPL CTLR, MDIP46, 2.300 X 1.500 INCH, METAL, HYBRID PACKAGE-46, Display Controller |
| 是否Rohs认证 | 不符合 | 不符合 | 不符合 |
| 零件包装代码 | DIP | DIP | DIP |
| 包装说明 | 2.300 X 1.500 INCH, METAL, HYBRID PACKAGE-46 | 2.300 X 1.500 INCH, METAL, HYBRID PACKAGE-46 | 2.300 X 1.500 INCH, METAL, HYBRID PACKAGE-46 |
| 针数 | 46 | 46 | 46 |
| Reach Compliance Code | not_compliant | unknown | unknown |
| 地址总线宽度 | 8 | 8 | 8 |
| 外部数据总线宽度 | 8 | 8 | 8 |
| JESD-30 代码 | R-MDIP-P46 | R-MDIP-P46 | R-MDIP-P46 |
| JESD-609代码 | e0 | e0 | e0 |
| 端子数量 | 46 | 46 | 46 |
| 封装主体材料 | METAL | METAL | METAL |
| 封装代码 | DIP | DIP | DIP |
| 封装形状 | RECTANGULAR | RECTANGULAR | RECTANGULAR |
| 封装形式 | IN-LINE | IN-LINE | IN-LINE |
| 峰值回流温度(摄氏度) | NOT SPECIFIED | NOT SPECIFIED | NOT SPECIFIED |
| 认证状态 | Not Qualified | Not Qualified | Not Qualified |
| 座面最大高度 | 5.86 mm | 5.86 mm | 5.86 mm |
| 最大供电电压 | -5.45 V | -5.45 V | -5.45 V |
| 最小供电电压 | -4.95 V | -4.95 V | -4.95 V |
| 标称供电电压 | -5.2 V | -5.2 V | -5.2 V |
| 表面贴装 | NO | NO | NO |
| 技术 | CMOS | CMOS | CMOS |
| 端子面层 | Tin/Lead (Sn/Pb) | Tin/Lead (Sn/Pb) | Tin/Lead (Sn/Pb) |
| 端子形式 | PIN/PEG | PIN/PEG | PIN/PEG |
| 端子节距 | 2.54 mm | 2.54 mm | 2.54 mm |
| 端子位置 | DUAL | DUAL | DUAL |
| 处于峰值回流温度下的最长时间 | NOT SPECIFIED | NOT SPECIFIED | NOT SPECIFIED |
| 宽度 | 33.02 mm | 33.02 mm | 33.02 mm |
| uPs/uCs/外围集成电路类型 | DISPLAY CONTROLLER, PALETTE DAC | DISPLAY CONTROLLER, PALETTE DAC | DISPLAY CONTROLLER, PALETTE DAC |
| 厂商名称 | - | ADI(亚德诺半导体) | ADI(亚德诺半导体) |
电子工程世界版权所有
京B2-20211791
京ICP备10001474号-1
电信业务审批[2006]字第258号函
京公网安备 11010802033920号
Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved