电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC1366M00DGR

产品描述LVPECL Output Clock Oscillator, 1366MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC1366M00DGR概述

LVPECL Output Clock Oscillator, 1366MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC1366M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1366 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助:VC中单击按钮更新指定目录下的dll文件
请问各位大虾,建立一个对话框,单击其中的命令按钮,如何实现更新到指定目录下的dll文件。 希望大家不吝赐教,谢谢了!...
yph321 嵌入式系统
电源设计如何正确选择电源的集成电路(IC)
正确选择电源的集成电路(IC)表面上看似易如反掌。然而,随着需要多电源电压轨的消费类电子产品的推出,这项工作变得愈发复杂。当选择实际工作中所需的IC时,必须考虑成本、解决方案的外形尺寸、 ......
qwqwqw2088 模拟与混合信号
万分着急,,高人可以帮我写个拨码开关输入 ,,然后脉冲分频的程序不??
8位拨码开关 从0000 0000 到1111 1111 00000000不分频,,,00000001 就是2分频,,然后依次类推一直到11111111..哪个帮我写下,,,十万着急,,非常...
eeleader FPGA/CPLD
电子设计竞赛高频方向
本帖最后由 paulhyde 于 2014-9-15 09:07 编辑 有谁有高频方向的资料能够提供一些吗?? ...
hpfei77 电子竞赛
如何保证PCB电路板铣加工的精度
  PCB电路板数控铣床的铣技术包括选择走刀方向、补偿方法、定位方法、框架的结构、下刀点。都是保证铣加工精度的重要方面。基于这些方面的重要性,总结了这些重要方面。   走刀方向、 ......
ESD技术咨询 PCB设计
新官上任三把火呀
新官上任,,大家好我是PCB设计版块新上任的版主~ 其实上面是个自我介绍也是接下来一段对话的背景~~ 昨天晚上跟ee坛友@huaiqiao 聊天。 huaiqiao:版主疯了呀 我:?什么疯了? huaiqia ......
okhxyyo 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1148  778  986  2172  31  43  48  3  58  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved