电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC987M000DG

产品描述CMOS/TTL Output Clock Oscillator, 987MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC987M000DG概述

CMOS/TTL Output Clock Oscillator, 987MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC987M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率987 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
为什么使用TEC-2机老是显示死循环
如题,在eeworld上下了一tec-2模拟机老显示Dead cycle!!! A0800 MOV R2,0A MOV R0,30 CALL 009B INC R0 EDC R2 JR NZ,0804 RET G0800 dead cycle...
Xushunfa 嵌入式系统
09年比赛控制类,大家可以来聊聊
本帖最后由 paulhyde 于 2014-9-15 09:08 编辑 眼看大赛越开越进,不知准备参加控制类的兄弟们是如何准备的?大赛今年有啥呢?期待吧!!!, ...
zhengzhoutie 电子竞赛
[经验] 某个强人的竞赛经验介绍
本帖最后由 paulhyde 于 2014-9-15 09:46 编辑 非常高兴能有这个机会与大家一起交流一些经验,谈一些我在电子设计竞赛方面的感受,希望我们能够共同进步。 在这里我要先给大家讲一段我的 ......
T待鸿 电子竞赛
有哪个前辈用过合众达的SEED_DEC28335开发板
本人做AD采样实验,不知道怎么连接外电路,希望前辈能指导一下,附件是板子图片。...
qsj19921012 DSP 与 ARM 处理器
Keil计时
我用U-LINK2进行调试,发现KEIL下的时间计时一直都是0,而用软件仿真,时间就会变,想问下如何让那个时间开始计时,我想看下具体的时间消耗...
狗尾草 嵌入式系统
《高速电路(PECL、LVECL、CML、LVDS)接口原理与应用》讲义
《高速电路(PECL、LVECL、CML、LVDS)接口原理与应用》讲义 144652 144653 ...
chen8710 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1185  2299  607  633  2440  9  40  37  13  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved